英飞凌FM24W256是采用铁电工艺的256Kbit非易失性存储器。铁电随机存取存储器或F-RAM是非易失性的,执行类似于RAM的读写操作。它提供了151年的可靠数据保留,同时消除了EEPROM和其他非易失存储器引起的复杂性、开销和系统级可靠性问题。与EEPROM不同,FM24W256以总线速度执行写入操作。不会产生写入延迟。在每个字节成功传输到设备后,数据立即写入存储器阵列。下一个总线周期可以在不需要数据轮询的情况下开始。此外,与其他非易失性存储器相比,该产品具有出色的写入耐久性。此外,F-RAM在写入期间的功耗比EEPROM低得多,因为写入操作不需要写入电路的内部升高的电源电压。FM24W256能够支持10¹⁴ 读/写周期或比EEPROM多1亿倍的写周期。这些功能使FM24W256成为需要频繁或快速写入的非易失性存储器应用的理想选择。示例包括数据记录,其中写入周期的数量可能至关重要,以及要求苛刻的工业控制,其中EEPROM的长写入时间可能会导致数据丢失。这些功能的组合允许更频繁的数据写入,同时减少系统的开销。FM24W256作为硬件即插即用的替代品,为串行(I²C)EEPROM的用户提供了巨大的好处。设备规格保证在-40°C至+85°C的工业温度范围内。
浏览次数:
4
2026/4/10 13:53:09
硬件接口文末表中则描述的引脚构成了用户编程设备和AD9629串行端口之间的物理接口。使用SPI接口时,SCLK引脚和CSB引脚用作输入。SDIO引脚是双向的,在写阶段用作输入,在回读阶段用作输出。SPI接口足够灵活,可以由FPGA或微控制器控制。AN-812应用说明中详细描述了一种SPI配置方法,即基于微控制器的串行端口接口(SPI)引导电路。在需要转换器完全动态性能的时段内,SPI端口不应处于活动状态。因为SCLK信号、CSB信号和SDIO信号通常与ADC时钟异步,所以这些信号的噪声会降低转换器的性能。如果板载SPI总线用于其他设备,则可能需要在该总线和AD9629之间提供缓冲器,以防止这些信号在关键采样周期内在转换器输入端转换。当SPI接口未被使用时,SDIO/PDWN和SCLK/DFS具有双重功能。当设备通电期间将引脚绑在DVDD或地上时,它们与特定功能相关联。数字输出部分描述了AD9629支持的可捆绑功能。引脚功能SCLK串行时钟。串行移位时钟输入,用于同步串行接口读写。 SDIO串行数据输入/输出。一种两用引脚,通常用作输入或输出,具体取决于发送的指令和定时帧中的相对位置。CSB芯片选择栏。一种对读写周期进行门控的低电平控制。
浏览次数:
3
2026/4/10 13:45:31
AD9629是一个单片、单通道1.8 V电源、12位、20 MSPS/40 MSPS/65 MSPS/80 MSPS模数转换器(ADC)电子元件。它具有高性能采样和保持电路以及片上电压基准。模拟输入注意事项AD9629的模拟输入是一个差分开关电容器电路,设计用于处理差分输入信号。该电路可以支持宽的共模范围,同时保持优异的性能。通过使用中等电源的输入共模电压,用户可以最大限度地减少信号相关误差并实现最佳性能。时钟信号在采样和保持模式之间交替切换输入电路(见下图)。当输入电路切换到采样模式时,信号源必须能够对采样电容器充电,并在半个时钟周期内稳定下来。与每个输入端串联的小电阻器可以帮助减少从驱动源的输出级注入的峰值瞬态电流。此外,低Q电感器或铁氧体磁珠可以放置在输入的每条腿上,以减少模拟输入端的高差分电容,从而实现ADC的最大带宽。当以高IF频率驱动转换器前端时,需要使用低Q电感器或铁氧体磁珠。输入端可以放置一个分流电容器或两个单端电容器,以提供匹配的无源网络。这最终会在输入端创建一个低通滤波器,以限制不需要的宽带噪声。
浏览次数:
2
2026/4/10 13:36:47
在设计容纳AD7606B电子元件的PCB时,请遵循以下布局指南:模拟和数字部分是分开的,并被限制在电路板的不同区域。至少使用一个接地平面。该平面可以是共用的,也可以在数字和模拟部分之间分开。在分体式平面的情况下,仅在一个位置连接数字和模拟接地平面,最好尽可能靠近AD7606B。如果AD7606B位于多个设备需要模数接地连接的系统中,请仅在一个点进行连接:一个尽可能靠近AD7606B的星形接地点。与接地平面进行稳定连接。避免为多个接地引脚共享一个连接。对于每个接地引脚,使用单独的通孔或多个通孔连接到接地平面。避免在设备下方运行数字线路,因为这样做会在芯片上产生噪声。允许模拟接地平面在AD7606B下运行,以避免噪声耦合。用数字接地屏蔽CONVST或时钟等快速开关信号,以避免向电路板的其他部分辐射噪声,并确保它们永远不会在模拟信号路径附近运行。避免数字和模拟信号的交叉。电路板上靠近的层上的迹线彼此垂直,以减少电路板馈通的影响。AD7606B上AVCC和VDRIVE引脚的电源线使用尽可能大的迹线,以提供低阻抗路径并减少电源线上的毛刺影响。在可能的情况下,使用电源平面,并在AD7606B电源引脚和板上的电源轨道之间建立稳定的连接。为每个电源引脚使用单个通孔或多个通孔。将去耦电容器靠近(理想情况下,直接靠在)电源引脚及其相应的接地引脚。将REFIN/REFOUT引脚、REFCAPA引脚和REFCAPB引脚的去耦电容器尽可能靠近其各自的AD7606B引脚。在可能的情况下,将引脚放置在与AD7606B设备相同的板侧。图1显示了AD7606B板顶层的建议解耦。图2显示了底层去耦,用于四个AVCC引脚和VDRIVE引脚去耦。当用于AVCC引脚的陶瓷100 nF电容器靠近其各自的器件引脚放置时,引脚37和引脚38之间可以共享一个100 nF的电容器。图1、图2为了确保在包含多个AD7606B器...
浏览次数:
4
2026/4/10 13:29:11
AD7606B电子元件有两种复位模式:完全或部分。选择的复位模式取决于复位高脉冲的长度。部分复位要求reset引脚在55 ns和2μs之间保持高电平。在释放RESET引脚(tDEVICE_SETUP,部分复位)50 ns后,设备完全正常工作,可以启动转换。完全复位要求reset引脚保持高电平至少3μs。释放reset引脚253μs(tDEVICE_SETUP,完全复位)后,设备完全重新配置,可以启动转换。部分重置会重新初始化以下模块:数字滤波器SPI和并行,重置为ADC读取模式SAR ADCCRC逻辑部分重置后,状态寄存器的reset_DETECT位断言(地址0x01,位7)。在部分重置完成后,当前转换结果被丢弃。部分重置不会影响在软件模式下编程的寄存器值,也不会影响在硬件和软件模式下存储用户配置的锁存器。完全重置使设备返回默认开机状态,状态寄存器的reset_DETECT位断言(地址0x01,位7),当前转换结果被丢弃。除了前面列出的功能外,当AD7606B从完全重置中释放时,还会配置以下功能:硬件模式或软件模式接口类型(串行或并行)
浏览次数:
7
2026/4/10 13:20:50
金升阳HO1-P102-30F系列30W定电压输入DC/DC模块电源,专为0-1000V高压+30mA大电流场景研发设计,凭借高压大电流输出、全参数实时检测、工业级严苛性能等核心特性,为各行业高压设备提供稳定、高效、可靠的高品质电力保障。HO1-P102-30F系列优势:超高能效更节能满载典型效率90%,远高于行业同类型高压电源,有效降低高压大电流设备的整机功耗,适配工业设备节能设计标准,长期使用可大幅节省用电成本。超低空载功耗更经济空载输入电流实测仅14mA,空载功耗低至0.336W,完美适配需长期待机的高压检测、监测设备,大幅减少设备待机阶段的电能损耗,兼顾设备待机需求与能耗控制。工业级可靠性采用全贴片化设计与自动化焊接技术,生产过程高度自动化,有效避免手工焊接的虚焊、漏焊等质量隐患,显著提升产品可靠性与稳定性。高精度实时监测功能配备电压检测引脚与电流检测引脚,均以0-5V信号实时反映0-1000V输出电压、0-30mA输出电流的变化,可直接对接设备控制系统,实现电源参数的实时监控与反馈,提升设备智能化水平。HO1-P102-30F系列特点:● 空载输入电流低至14mA● 工作效率高达90%● 输出电压0-1000V线性连续可调● 自带电压电流检查信号● 支持外控电压调节与电位器调节两种方式HO1-P102-30F系列应用:其主要针对0-1000V高压、30mA大电流、需电压/电流实时检测的核心需求,精准适配电力、精密仪器、工业测控、新能源等行业的专用设备。免责声明:本文为转载文章,转载此文目的在于传递更多电子元器件行业信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行删除。
浏览次数:
4
2026/4/10 11:24:56
英飞凌科技(以下简称“英飞凌”)与西安为光能源科技有限公司(以下简称“为光能源”)正式达成深度合作,携手开启能源技术革新新篇章。双方将依托英飞凌领先的1200V TRENCHSTOP™ IGBT7及CoolSiC™ MOSFET G2碳化硅分立器件技术,赋能为光能源研发更紧凑、高效的通用固态变压器(SST)产品,大幅提升其在储能系统与充电桩领域的应用效能。双方还计划携手将英飞凌全新碳化硅模块引入数据中心SST应用领域,提前布局SST在数据中心爆发式增长前的战略机遇,共同推动能源技术的持续进步与广泛应用。在电力系统中,可靠性是SST稳定运行、保障供电连续性的基石,更直接关乎运维成本与整体经济效益。英飞凌新一代1200V CoolSiC™ MOSFET G2凭借创新设计,成为SST高可靠性应用的理想之选:增强型.XT扩散焊技术大幅提升散热效率,使SST在高温工况下稳定运行,显著延长系统寿命、增强可靠性;而沟槽栅设计与严苛生产管控,使栅极开启阈值电压参数分布更集中,保障多器件并联时的高可靠性,同时简化系统设计与控制,为SST市场提供了高可靠、易运维的优质解决方案。为光能源在其SST系统中采用1200V TRENCHSTOP™ IGBT7与CoolSiC™ MOSFET G2碳化硅分立器件,并创新性地运用混合三电平拓扑技术,最高效率突破至98.5%,大幅降低能源损耗,提升能源利用效率;同时,系统尺寸显著缩减,链路结构更精简,从全链路层面显著提升了系统可靠性,树立了行业效率与可靠性的双重标杆。免责声明:本文为转载文章,转载此文目的在于传递更多电子元器件行业信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行删除。
浏览次数:
7
2026/4/10 11:19:45
MAPC-A1001-BD是一种适用于30-1400MHz频率操作的碳化硅上GaN HEMT D模式放大器。该设备支持CW和脉冲操作,最小输出功率为50 W(47 dBm),采用5 x 6 mm塑料封装。 具备的特性:•MACOM纯碳化物®放大器系列•适用于线性和饱和应用•CW和脉冲操作:50 W输出功率•匹配50Ω输入•260°C回流兼容•50V操作•100%射频测试•符合RoHS标准应用:MAPC-A1001-BD具有广泛的应用,包括军事无线电通信、雷达、航空电子、数字蜂窝基础设施、射频能量和测试仪器。附图:引脚配置信息具体型号信息及包装:
浏览次数:
4
2026/4/9 15:01:57
MAPC-A1113是一款20 W封装、部分匹配的放大器,采用高性能GaN-on-SiC生产工艺。该放大器的工作频率为2.40 GHz-2.50 GHz,适用于微波加热应用。MAPC-A1113采用热增强铜基封装,在CW操作下提供卓越的性能,使客户能够在下一代系统中提高SWaP-C基准。 具备的特性:·MACOM纯碳化物®放大器系列·输出功率=20W·排水效率=80%·小信号增益=22dB·输入预匹配·与MACOM电源管理偏置控制器/测序仪MABC-11040B兼容·符合RoHS标准应用:·微波加热·工业、科学和医疗
浏览次数:
2
2026/4/9 14:59:35
MAPC-A1007是一款针对20-2500MHz操作进行优化的集成GaN-on-SiC功率放大器。该放大器设计用于饱和和线性操作,输出电平高达10 W(40 dBm),组装在无铅5 x 6 mm 8引脚PDFN塑料封装中。具备的特性:•MACOM纯碳化物®放大器系列•适用于线性和饱和应用•CW和脉冲操作•匹配50Ω输入•260°C回流兼容•28V操作•100%射频测试•符合RoHS标准应用:•国防通信•陆地移动无线电•无线基础设施•测试和测量附图:引脚配置信息
浏览次数:
3
2026/4/9 14:54:45
MACOM的CMPA601J025F是一款25 W封装的MMIC HPA,采用MACOM的高性能0.15µm GaN on SiC生产工艺。CMPA601J025F的工作频率为6-18GHz,支持各种终端应用,如电子战、测试仪器、雷达和通用放大。CMPA601J025F在CW操作下实现了25W的饱和输出功率、20dB的大信号增益和通常20%的功率附加效率。CMPA601J025F采用15毫米螺栓固定法兰封装,提供卓越的宽带、射频性能和热管理,使客户能够在其下一代系统中提高SWaP-C基准。具备的特性:•饱和功率:25 W•功率附加效率:20%•大信号增益:20 dB•小信号增益:30dB•输入回波损耗:-10 dB•输出回波损耗:-8 dB•CW操作应用:•电子战•测试仪器•雷达•宽带放大器
浏览次数:
4
2026/4/9 14:50:16
RAA221340智能功率级(SPS)与ISL68xx/69xxx数字多相(DMP)控制器兼容。SPS集成了高精度电流和温度监测器,并将其反馈给控制器,以完成多相DC/DC系统。SPS通过消除DCR传感网络和相关的热补偿简化了设计并提高了性能。热增强型4x5 PQFN封装可实现最小的整体PCB空间。SPS具有3.3V兼容的三态PWM输入,可与瑞萨多相PWM控制器配合使用,在异常操作条件下提供稳健的解决方案。SPS还通过UVLO、HFET短路、过温和过电流的集成故障保护提高了系统性能和可靠性。开漏故障报告引脚简化了SPS和控制器之间的握手,并可以在启动和故障条件下禁用控制器。特性输入范围:+3.0V至+16V支持40A直流电流3.3V兼容三态PWM输入下坡电流感应±3%精度电流监测器(IMON),带REFIN输入带OT标志的8mV/°C温度监测器高系统可靠性的综合故障保护HFET短路和过电流保护过热保护VCC欠压锁定(UVLO)故障报告输出(TMON、Fault#和IMON)高达1.5MHz的开关频率无铅(符合RoHS标准),25升4x5 PQFN应用程序高频高效VRM和VRD微处理器的核心、图形和内存调节器用于服务器、网络和云计算的高密度VRPOL DC/DC转换器和视频游戏机
浏览次数:
3
2026/4/9 14:40:43
良好的PCB布局对于从ADP2443获得最佳性能至关重要。糟糕的PCB布局会降低输出调节,以及电磁接口(EMI)和电磁兼容性(EMC)性能。文末显示了ADP2443的良好PCB布局示例。有关最佳布局,请参阅以下指南:使用单独的模拟接地平面和电源接地平面。将敏感模拟电路的接地参考,如输出分压器组件、补偿组件、频率设置组件和软启动电容器,连接到模拟地(GND)。此外,将电源组件的接地参考(如输入和输出电容器)连接到电源地(PGND)。将两个接地平面连接到ADP2443的裸露GND焊盘。将输入电容器、电感器和输出电容器尽可能靠近IC,并使用短迹线。确保大电流回路迹线尽可能短和宽。使从输入电容器通过电感器、输出电容器和电源接地平面回到输入电容器的高电流路径尽可能短。为了实现这一点,请确保输入和输出电容器共享一个公共的电源接地平面。此外,通过将ADP2443的PGND引脚尽可能靠近输入和输出电容器地连接到PGND平面,确保从电源接地平面通过电感器和输出电容返回电源接地面的高电流路径尽可能短。将ADP2443的裸露GND焊盘连接到大型外部铜接地平面,以最大限度地提高其功耗能力并降低结温。此外,使用短而宽的迹线将暴露的SW焊盘连接到ADP2443的SW引脚;或者将暴露的SW焊盘连接到开关节点的大铜平面以获得高电流。将反馈电阻分压器尽可能靠近FB引脚,以防止噪声拾取。尽量减少将反馈电阻分压器顶部连接到输出的迹线长度,同时使迹线远离高电流迹线和开关节点,以避免噪声拾取。为了进一步减少噪声拾取,在FB迹线的两侧放置一个模拟接地平面,并确保迹线尽可能短,以减少寄生电容拾取。
浏览次数:
3
2026/4/9 14:34:47
典型编程序列要将HMC7044初始化到操作状态,请使用以下编程过程:将HMC7044连接到额定电源。不需要特定的电源顺序。当所有电源稳定时,通过从逻辑1切换到逻辑0来释放硬件重置。将配置更新(由ADI公司提供)加载到特定寄存器。程序PLL2。选择VCO范围(高或低)。然后对分频器(R2、N2和参考倍频器)进行编程。程序PLL1。根据用户系统的PLL1 BW设置锁定检测定时器阈值。设置LCM、R1和N1分频器设定点。启用参考和VCXO输入缓冲器端接。对SYSREF定时器进行编程。设置分频比(较低输出通道频率的一个子倍数)。设置脉冲发生器模式配置,例如,选择电平敏感选项和所需的脉冲数。对输出通道进行编程。设置输出缓冲模式(例如,LVPECL、CML和LVDS)。设置分频比、信道启动模式、粗略/模拟延迟和性能模式。等待VCO峰值检测器环路稳定(步骤4后约10ms)。确保为PLL1提供参考,并且VCXO已通电。重新启动软件以重置系统并启动校准。将重启分频器/FSM位切换为1,然后再切换回0。PLL1开始与PLL2并行锁定,PLL2正在进行校准和锁定程序。等待PLL2锁定(在典型配置中需要50μs)。通过检查PLL2锁定检测位确认PLL2已锁定。通过SPI发送同步请求(设置重新发送的请求位),以对齐分频器相位并发送任何初始脉冲发生器流。等待6个SYSREF周期(6×SYSREF定时器[11:0]),以使输出适当相位(在典型配置中需要3μs)。通过检查时钟输出相位状态位=1,确认所有输出均已达到其相位。此时,初始化系统中的任何其他设备。PLL1可能尚未锁定,但HMC7044输出上可能产生的小频率偏移通常不足以导致同步或初始化失败。配置系统中的从属JESD204B设备,使其与HMC7044的SYSREF信号输出一起运行。HMC7044的SYSREF通道可以异步打开,也可以动态打...
浏览次数:
2
2026/4/9 14:26:37
HMC7044使用两个PLL的级联,称为双环拓扑。术语双环有时也指其他架构;在这种架构中,第一PLL(PLL1)通常作为抖动衰减器运行。PLL1使用非常窄的环路带宽将干净的本地VCXO锁定到相对嘈杂的参考。环路带宽保留了参考信号的平均频率(通常是正确的),同时抑制了其大部分噪声。第二个PLL采用这种低噪声VCXO,并将其乘以VCO频率(在2 GHz至3 GHz范围内),附加噪声很小。该架构提供了输出频率锁定到输入参考信号的好处,同时对其噪声分布不敏感。在HMC7044等IC中,VCO随后连接到输出通道阵列,每个通道都有一个可选的RF分频器和相位控制。区分支持JESD204B的IC的关键特征是能够确保所有输出及其相关分压器每次都具有用户定义的相位关系,而不管工艺、电压或温度如何。这种能力对于支持数据转换器的JESD204B SERDES标准是必要的,但在其他应用中,在所有形式的阵列系统和许多测试和测量场景中,它也是一个非常有用的功能。
浏览次数:
2
2026/4/9 14:21:12
相位抖动理想的正弦波可以被认为是每个周期的相位从0°到360°随时间连续均匀地变化。然而,随着时间的推移,实际信号显示出与理想相位级数的一定变化。这种现象就是相位抖动。尽管许多原因都会导致相位抖动,但一个主要原因是随机噪声,其统计特征为高斯(正态)分布。这种相位抖动导致频域中正弦波的能量扩散,产生连续的功率谱。该功率谱通常被报告为一系列值,其单位为dBc/Hz,与正弦波(载波)在给定的频率偏移处。该值是1Hz带宽内包含的功率与载波频率下的功率之比(以分贝表示)。对于每次测量,还给出了与载波频率的偏移。相位噪声对某个偏移频率间隔(例如10 kHz至10 MHz)内包含的总功率进行积分是有意义的。这是该频率偏移间隔上的积分相位噪声,并且可以很容易地与由于该偏移频率间隔内的相位噪声引起的时间抖动相关联。相位噪声对ADC、DAC和RF混频器的性能有不利影响。它降低了转换器和混频器的可实现动态范围,尽管它们的影响方式略有不同。时间抖动相位噪声是一种频域现象。在时域中,表现出与时间抖动相同的效果。观察正弦波时,连续过零的时间会发生变化。在方波中,时间抖动是边缘从其理想(规则)出现时间的位移。在这两种情况下,与理想情况相比的定时变化都是时间抖动。由于这些变化本质上是随机的,因此时间抖动以秒均方根(rms)或高斯分布的1σ表示。DAC或ADC的采样时钟上发生的时间抖动会降低转换器的信噪比(SNR)和动态范围。具有最低可能抖动的采样时钟提供了给定转换器的最高性能。加性相位噪声加性相位噪声是指可归因于被测设备或子系统的相位噪声量。减去任何外部振荡器或时钟源的相位噪声,这使得可以预测设备在与各种振荡器和时钟源结合使用时对总系统相位噪声的影响程度,每个振荡器和时钟源都会为总相位噪声贡献自己的相位噪声。在许多情况下,一个元件的相位噪声主导了系统相位噪声。当相位噪声有多个贡献者时,...
浏览次数:
3
2026/4/9 14:11:39
Vishay推出了一款新型双向Wilkinson功率分压器/合路器,旨在提升航空航天、国防及高频连接应用的效率并节省空间。Vishay Sfernice WLKN-000 在15 GHz至20 GHz的广泛频段内工作,集成表面贴装封装下,在19 GHz以下实现了业内最低的插入损耗0.5 dB。凭借其宽广的频率范围和10 dB至15 dB的回波损耗,该设备简化了系统设计,同时减少了所需的外部元件,从而节省板空间并降低成本。其紧凑的1817封装集成了三端口解决方案,支持分频器和合并功能,简化了布局。该器件的低插入损耗通过减少信号路径中的功率消耗,提高了系统效率。与窄带或基于电阻的解决方案不同,WLKN-000 提供高输出到输出隔离——中心频率为 20 dB——以最小化串扰,保护下游放大器在组合过程中,并保持并行射频路径上的稳定性能。此外,该设备在整个工作频段内具备出色的匹配特性。宽宽的温度范围(-55°C至+155°C)确保了在各种应用中严苛条件下的可靠性能。这些包括汽车的ADAS和无线电收发机;低地球轨道卫星和基站终端;5G / 6G 连接;无人机;武器制导系统;有效载荷系统;数据链阵列;以及相控阵雷达系统。WLKN-000符合RoHS标准,无卤素,采用Vishay Green技术。该设备可根据客户的频段、回波损耗、插入损耗、机壳尺寸等多种规格进行定制。HFSS加密型号也可用。免责声明:本文为转载文章,转载此文目的在于传递更多电子元器件行业信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行删除。
浏览次数:
6
2026/4/9 10:22:52
TPS546D24A是一款高度集成、非隔离的DC/DC转换器,能够从7-mm×5-mm的封装中高频运行并输出40-a的电流。两个、三个和四个TPS546D24A设备可以互连,在单个输出上提供高达160A的电流。该器件可以选择通过VDD5引脚用外部5V电源对内部5V LDO进行过驱动,以提高效率并降低转换器的功耗。TPS546D24A使用专有的固定频率电流模式控制,具有输入前馈和可选的内部补偿组件,可在宽范围的输出电容上实现最小的尺寸和稳定性。支持1MHz时钟的PMBus接口为转换器配置以及输出电压、输出电流和内部管芯温度等关键参数的监测提供了方便、标准化的数字接口。根据系统要求,可以将对故障条件的响应设置为重新启动、锁定或忽略。堆叠器件之间的反向信道通信使为单个输出轨供电的所有TPS546D24A转换器能够共享单个地址,以简化系统软件/固件设计。关键参数,包括输出电压、开关频率、软启动时间和过电流故障限制,也可以通过BOM选择进行配置,而无需PMBus通信,以支持无程序上电。特性分体式导轨支架:2.95-V至16-V PVIN;2.95-V至18-V AVIN(4-VIN VDD5用于切换)集成4.5mΩ/0.9mΩMOSFET具有可选内部补偿的平均电流模式控制2×、3×、4×可堆叠,均流高达160A,支持每个输出一个地址通过引脚带可选择0.5V至5.5V的输出,或使用PMBus VOUT_COMMAND可选择0.25V至5.5-V的输出具有VOUT、IOUT和内部管芯温度遥测功能的广泛PMBus命令集差分遥感,内置FB分频器,VOUT误差1%–40°C至+150°C Tj通过PMBus实现AVS和保证金功能MSEL引脚编程PMBus默认值12个可选开关频率,从225 kHz到1.5 MHz(8针带选项)频率同步输...
浏览次数:
3
2026/4/8 13:53:56