一、概述AMC3301 是一款精密的隔离放大器,针对基于分流器的电流测量进行了优化。这款完全集成的隔离式直流/直流转换器可实现器件低侧的单电源运行,使该器件成为空间受限应用的独特解决方案。增强型电容式隔离栅已通过 VDE V 0884-11 和 UL1577 认证,并支持高达 1.2kVRMS 的工作电压。该隔离栅可将系统中以不同共模电压电平运行的各器件隔开,并保护电压较低的器件免受高电压冲击。AMC3301 的输入针对直接连接低阻抗分流电阻器或其他具有低信号电平的低阻抗电压源的情况进行了优化。出色的直流精度和低温漂支持在 –40°C 至 +125°C 的工业级工作温度范围内进行精确的电流测量。AMC3301 的集成直流/直流转换器故障检测和诊断输出引脚可简化系统级设计和诊断。二、具备的特征• 3.3V 或 5V 单电源,具有集成直流/直流转换器• ±250mV 输入电压范围,针对使用分流电阻器测量电流进行了优化• 固定增益:8.2• 低直流误差:• 失调电压:±150µV(最大值)• 温漂:±1µV/°C(最大值)• 增益误差:±0.2%(最大值)• 增益误差漂移:±40ppm/°C(最大值)• 非线性度:±0.04%(最大值)• 高 CMTI:85kV/µs(最小值)• 系统级诊断功能• 符合 CISPR-11 和 CISPR-25 EMI 标准• 安全相关认证:• 符合 DIN VDE V 0884-11 标准的 6000VPK 增强型隔离• 符合 UL1577 标准且长达 1 分钟的 4250VRMS 隔离• 可在工业级工作温度范围内正常工作:–40°C 至 +125°C三、常见应用基于分流器的隔离式电流检测,用于:–...
浏览次数:
1
2026/1/26 11:36:33
失调电压控制在单片对数放大器中,级间采用直接耦合,原因有三:一:省去耦合电容——其芯片面积通常与基本增益单元相当,会显著增大裸片尺寸;二:电容值决定了最低工作频率,若取常见值,截止频率可高达 30 MHz,从而限制应用范围;三:电容的寄生背板电容会降低单元带宽,进一步缩小适用范围。然而,直接耦合带来的极高直流增益也带来现实问题:链式前级的失调电压与真实信号无法区分。若失调达 400 µV,将比最小交流信号(50 µV)高 18 dB,可能把动态范围压缩同等量值。解决办法是引入“全局反馈”——从末级回到首级,类似运放周围施加的直流负反馈,自动校正失调。当然,必须滤除反馈通路中的高频成分,以免降低前向通路的高频增益。芯片内置 33 pF 滤波电容,足以抑制高频反馈,使器件可工作于 1 MHz 以上。此时高通响应的 –3 dB 点在 2 MHz,但实际可用范围远低于此。若要进一步下拓低频,可在 OFLT 引脚(3 脚)外接电容:例如并 300 pF,截止频率可再降 10 倍;若要在低音频段工作,则需约 1 µF。注意:当输入电平远高于失调电压时,该滤波器几乎不起作用,此时频率范围可一直延伸到直流(信号直接加在输入引脚)。此外,也可通过调节 OFLT 引脚电压,将直流失调手动归零。
浏览次数:
2
2026/1/26 11:31:26
斜率与截距校准ADI(亚德诺)公司所有单片对数放大器均采用精密设计技术来控制对数斜率与截距。校准的核心是一对高精度电压基准,它们与电源电压和温度无关。通过为检波单元设定偏置,并对后检波输出接口施加后续增益,斜率被精确设定为 24 mV/dB。采用这一斜率,在 2.7 V 供电时,95 dB 的完整动态范围可轻松落在输出摆幅之内。截距被定位于 –108 dBV(对应 50 Ω 系统的 –95 dBm),同样经过精心选择,使输出电压落在可用范围的中心。斜率与截距的精确控制使对数放大器具备稳定的刻度参数,成为真正的测量器件,例如校准过的接收信号强度指示器(RSSI)。在此类应用中,输入波形通常是正弦波,输入电平以 dBV 为单位正确标定。也可换算为等效功率(dBm),但必须指明测量该功率所假设的阻抗。在射频实践中,通常以 50 Ω 为参考阻抗:0 dBm(1 mW)对应正弦幅度 316.2 mV(223.6 mV RMS)。需注意,对数放大器本质上响应的是输入电压而非功率。AD8310 的标称输入阻抗远高于 50 Ω(低频时约 1 kΩ)。若在其 INHI 与 INLO 之间并接 50 Ω 端接电阻,或使用窄带匹配网络,即可把阻抗降到 50 Ω,此时功率标称值才成立。简单的输入匹配网络能显著提高此类对数放大器的功率灵敏度:输入电压被抬升,截距随之改变。对于 50 Ω 无功匹配,电压增益约 4.8,整个动态范围下移 13.6 dB。截距还与波形有关:相同幅度的方波读数比正弦波高 6 dB;高斯噪声的 RMS 值与正弦波相同时,读数高约 0.5 dB。
浏览次数:
3
2026/1/26 11:17:56
使能控制(Enable Control)NCP45560 有两个型号:NCP45560-H 和 NCP45560-L,二者仅在使能控制的极性上有所不同。NCP45560-H 支持高电平使能。当 Vcc 供电引脚电压足够且 EN 引脚为高电平时,MOSFET 被使能;当 EN 为低电平时,MOSFET 被关闭。EN 引脚内部下拉至地,确保未驱动时 MOSFET 保持关闭状态。NCP45560-L 支持低电平使能。当 Vcc 供电引脚电压足够且 EN 引脚为低电平时,MOSFET 被使能;当 EN 为高电平时,MOSFET 被关闭。EN 引脚内部上拉至 Vcc,确保未驱动时 MOSFET 保持关闭状态。电源时序(Power Sequencing)NCP45560 可在任意电源时序下工作,但输出开启延迟性能可能与规格书不一致。为达到指定性能,推荐以下两种电源时序:Vcc → VIN → VENVIN → Vcc → VEN在使能 EN 引脚时,Vcc 必须 ≥ 2 V,以确保使能信号被正确锁存。若 EN 在 Vcc 达到 2 V 之前被拉高,可能导致使能无效。负载泄放(Load Bleed / Quick Discharge)NCP45560 内置泄放电阻 RBLEED,用于在 MOSFET 关闭后将负载电荷泄放至地。泄放电阻与一个泄放开关串联,仅在 MOSFET 关闭时激活。MOSFET 与泄放开关不会同时导通。BLEED 引脚必须通过以下方式连接至 VOUT:直接连接(如上图所示),或通过外部电阻 REXT 连接(如下图所示),REXT 不得超过 1 kΩ,可用于增加总泄放电阻值。必须确保 RBLEED 上的功耗处于安全范围内,其最大持续功耗为 0.4 W。可通过 REXT 降低 RBLEED 上的功耗。PowerGood 功能NCP45560 提供 PowerGood 输出...
浏览次数:
2
2026/1/26 11:04:28
NCP45560负载开关提供了一种组件和面积减小的解决方案,通过软启动实现具有浪涌电流限制的高效电源域切换。除了具有超低导通电阻的集成控制功能外,该设备还通过故障保护和电源良好信号提供系统保护和监控。这种经济高效的解决方案非常适合需要低功耗、占用空间小的电源管理和热插拔应用。具备的特征有哪些?•带电荷泵的高级控制器•集成N沟道MOSFET,具有超低RON•输入电压范围0.5 V至13.5 V•通过控制回转率实现软启动•可调节的回转率控制•电源良好信号•热关机•欠压锁定•短路保护•极低的待机电流•负载放气(快速放电)因此常被使用在哪些应用中? •便携式电子设备和系统•笔记本电脑和平板电脑•电信、网络、医疗和工业设备•机顶盒、服务器和网关•热插拔设备和外围端口
浏览次数:
2
2026/1/26 10:38:55
一、概述博通BCM5418X 是一款高度集成的千兆收发器系列,包括四端口(BCM54140)和八端口(BCM54180、BCM54182 和 BCM54185)版本。该 PHY 芯片可在标准五类非屏蔽双绞线(Cat5 UTP)上实现 10BASE-T、100BASE-TX 和 1000BASE-T 的所有物理层功能。在光纤模式下,该 PHY 还支持 100BASE-FX、1000BASE-X 以及 SGMII-Slave 模式(仅限 BCM54140/BCM54185)。BCM5418X 系列基于 Broadcom 成熟的数字信号处理器技术,集成了数字自适应均衡器、模数转换器(ADC)、锁相环(PLL)、线路驱动器、编解码器、回波消除器、串扰消除器以及所有必需的支持电路,全部集成在一颗单片 CMOS 芯片中。该芯片专为在最恶劣的五类布线环境下实现可靠运行而设计,能够自动与线缆另一端的任何收发器协商,以确定最佳工作速率。PHY 还可评估双绞线布线状况,确保其可支持千兆速率运行,并能检测并纠正大多数常见布线问题。该器件持续监控布线和对端收发器状态,并在检测到潜在可靠性问题时向系统发出警报。二、主要特点QSGMII接口支持以下铜线接口:•1000BASE-T、100BASE-TX和10BASE-T节能以太网(EEE)IEEE 802.3az•支持本地EEE MAC支持使用AutogrEEEn®模式的传统非EEE MAC符合IEEE 1588v2标准•单步时钟或两步时钟片上时间戳ITU-T Y.1731延迟测量支持•片上时间戳单向和双向同步以太网支持 Ethernet@WireSpeed™检测电缆设备损坏的电缆设备诊断局域网唤醒(WoL)线路侧和开关侧回圈电压和温度监测器可编程LED电缆ESD(CESD)耐受性强低电磁干扰发射IEEE 1149.1和IEEE 1149.6...
浏览次数:
0
2026/1/26 10:31:19
L6920是一种高效、低压升压DC/DC转换器,特别适用于1至3个电池(分别为锂离子/聚合物、镍氢)的电池上变频。这些性能是通过大幅降低静态电流(仅10µa)和采用同步整流来实现的,这也意味着应用成本降低(不需要外部二极管)。操作基于最大开启时间-最小关闭时间控制,电流限制设置为1A。下面显示了一个简化的框图。在L6920中,控制基于连续检查输出电压状态的比较器。如果输出电压低于预期值,L6920的控制功能将指示存储在电感器中的能量转移到负载。这是通过在两个基本步骤之间交替来实现的:-TON阶段:通过N通道电源开关将LX节点接地短路,将能量从电池转移到电感器。如果电感器中的电流达到1A或在设置为5µs的最大导通时间后,开关将关闭。-TOFF阶段:电感器中存储的能量通过同步开关传递到负载,至少持续1µs的最小关断时间。在此之后,一旦输出电压低于调节电压或电感器中流动的电流降至零,同步开关就会关闭。因此,在轻负载的情况下,该设备以PFM模式工作,如图7至图10所示。
浏览次数:
1
2026/1/26 10:28:54
一、定义L6920是一款ST意法半导体高效升压控制器,只需三个外部组件即可实现从电池电压到选定输出电压的转换。启动电压保证为1V,设备运行电压低至0.6V。内部同步整流器采用120mΩ P沟道MOSFET,为了提高效率,实施了变频控制。二、具备的特征0.6至5.5V工作输入电压1V启动输入电压内部同步整流器零关断电流3.3V和5V固定或可调输出电压(2V至5.2V)120mΩ 内部有源开关低电池电压检测蓄电池反向保护三、常见的应用一到三节电池装置掌上电脑和手持仪器移动电话.数字无绳电话寻呼机全球定位系统数码相机四、应用电路图
浏览次数:
0
2026/1/26 10:24:26
SKY13351-378LF是一款pHEMT GaAs FET I/C开关。通过使用低损耗路径(即施加到VCTL1或VCTL2引脚的正电压)将RF公共端口(INPUT,引脚5)连接到OUTPUT1或OUTPUT2端口(分别为引脚1或3),该开关可用于传输/接收应用。该开关在隔离端口上是“反射短路”的。该开关采用紧凑的1 x 1 mm、6个不精确焊盘塑料微引线框架封装双(MLPD)封装制造。参数信息正电压控制(0和1.8 V至0和5.0 V)宽带频率范围:20 MHz至6.0 GHz非常低的插入损耗,2.45 GHz时典型为0.35 dB高隔离度,2.45 GHz时典型为24 dB出色的线性性能,IP0.5dB=+30 dBm超微型MLPD(6针,1 x 1毫米)封装(MSL1,260℃符合JEDEC J-STD-020)常被应用在哪些应用中?WLAN 802.11 a/b/g/n网络WLAN中继器ISM频段无线电低功耗发射接收系统SKY13351-378LF引脚图
浏览次数:
1
2026/1/26 10:11:28
ADAU1361 是一款高音质、低功耗、小封装的音频编解码器。其立体声 ADC 与立体声 DAC 的信噪比均 ≥ +98 dB,总谐波失真加噪声 ≤ –90 dB。串行数据端口兼容 I²S、左对齐、右对齐及 TDM 格式,方便与各类数字音频接口对接。工作电压 1.8 V – 3.65 V,片内稳压器产生内部数字电源。录音通路支持差分/单端模拟麦克风以及数字麦克风输入;麦克风偏置引脚可直接为驻极体麦克风供电。输入配置最多可接 6 路单端模拟信号,也可组合成立体声差分或立体声单端,外加 2 路辅助单端输入。每路输入均带独立可编程增益放大器(PGA),可直接跳线到播放混音器,绕过 ADC。还可启用自动电平控制(ALC),保持录音音量恒定。ADC 与 DAC 均为高品质 24 位 Δ-Σ 调制器,可选 64× 或 128× 过采样率。转换器的基础采样率由输入时钟决定,并可通过控制寄存器进一步分频,支持 8 kHz – 96 kHz 采样频率。ADC 与 DAC 均内置步进极细的数字音量控制。播放通路可将输入信号与 DAC 输出灵活混音,支持多种输出组合:立体声耳机驱动(可免电容,用 mono 输出作虚拟地)其余引脚可差分驱动听筒立体声线路输出可配置成单端/差分,也可混音成单声道片内分数 PLL 接受 8 MHz – 27 MHz 任意输入时钟,产生所需内部时钟。芯片采用 32 引脚 5 mm × 5 mm LFCSP 小型封装,底部带裸露焊盘。
浏览次数:
1
2026/1/23 11:39:28
一、定义ADAU1361 是一款低功耗立体声音频编解码器,在 1.8 V 模拟供电下仅需 14 mW 即可实现 48 kHz 立体声录放。其立体声 ADC 与 DAC 支持 8 kHz–96 kHz 采样率,并内置数字音量控制,非常适合电池供电的音频及语音应用。录音通路集成麦克风偏置电路,提供 6 路输入,可在 ADC 前混音或选择旁路;并支持立体声数字麦克风输入。芯片内置 5 路大功率输出驱动器(2 路差分 + 3 路单端),可驱动立体声耳机、听筒或其他换能器,支持交流耦合或免电容架构,所有模拟输出均带独立细调电平控制,输出混音级可实现灵活音频路由。控制接口支持 I²C 与 SPI;音频串行总线可配置为 I²S、左对齐、右对齐及 TDM 模式。可编程 PLL 支持 8 MHz–27 MHz 任意整数或分数主时钟,产生所有标准音频时钟。二、具备的特征24-位立体声音频ADC和DAC:信噪比98 dB采样率从8kHz到96kHz低功耗:7 mW记录,7 mW播放,48 kHz,1.8 V6 模拟输入引脚,可配置为单端或差分输入灵活的模拟输入/输出混频器立体声数字麦克风输入模拟输出:2个差分立体声、2个单端立体声、1个单声道耳机输出驱动器PLL支持8 MHz至27 MHz的输入时钟模拟自动电平控制(ALC)麦克风偏置参考电压模拟和数字输入/输出:1.8 V至3.65 V数字音频串行数据I/O:立体声和时分复用(TDM)模式软件可控无点击静音软件断电32-引线,5mm×5mm LFCSP−40工作温度范围为°C至+85°C三、常见的应用智能手机/多媒体手机数码静态相机/数码摄像机便携式媒体播放器/便携式音频播放器手机配件产品
浏览次数:
1
2026/1/23 11:31:36
AD9864是一款通用中频子系统,可对信号带宽范围为6.8 kHz至270 kHz的低电平10 MHz至300 MHz中频输入进行数字化处理。AD9864的信号链包括一个低噪声放大器(LNA)、一个混频器、一个带通Σ-Δ型模数转换器(ADC)以及一个具有可编程抽取系数的抽取滤波器。与 DSP 的接口AD9864 可直接与 Analog Devices 的可编程数字信号处理器(DSP)相连。下图以 Blackfin® 系列(如 ADSP-BF609)为例:该系列 16-bit DSP 针对低功耗通信应用优化,具备动态电源管理,非常适合便携式无线产品。全家族代码兼容,兼具高性能、低功耗和微控制器式易用指令集。如上图所示:AD9864 的同步串行接口(SSI)把接收数据流送到 DSP 的串行口(SPORT)。芯片设置与寄存器编程通过 DSP 的 SPI 端口完成;使用独立片选线(SEL),一个 SPI 口即可对多片 AD9864 进行读写。相关 DSP 驱动代码可在 AD9864 产品页面下载。
浏览次数:
3
2026/1/23 11:27:40
使用 SYNCB 实现同步许多应用需要将一片或多片 AD9864 同步,使其输出数据与某一外部异步信号精确对齐。例如:采用分集接收的系统,常要求多片 AD9864 的数字输出同步;卫星通信 TDMA 载荷,需在突发间隔重新同步,以补偿参考频偏和多普勒效应。SYNCB 为低电平有效信号,可清零抽取滤波器和 SSI 端口内的时钟计数器(时钟综合器计数器不复位,因默认多片 CLK 已相连)。SYNCB 同时复位调制器,产生一个大幅脉冲,该脉冲需经数字滤波与 SSI 格式电路传播后,输出数据才恢复正常。因此,SYNCB 变高后第 2 个数据样点起即可得到不受该脉冲影响的有效数据(与抽取因子无关)。由于 SYNCB 会复位调制器,务必在完成带通 Δ-Σ ADC 调谐后的初始化阶段再使用。若需周期性、与 FS 同步的 SYNCB,建议在其上升沿之后、下一 FS 脉冲前 3 个 CLKOUT 周期处拉低 SYNCB,避免产生窄脉冲而干扰主机 DSP/FPGA。未用时须将 SYNCB 上拉至逻辑高,片内无上拉电阻。上图给出 SYNCB 与 CLKOUT、FS 的时序关系:当片内时钟综合器产生 ADC 时钟时,SYNCB 为异步低有效,低电平持续时间 ≥ 1/(2×fCLK);SYNCB 为低期间 CLKOUT 保持高,FS 保持低;SYNCB 回到高后,CLKOUT 在 1–2 个输出时钟周期内重新有效。若由外部提供 ADC 时钟且 SYNCB 与之为同步信号,建议 SYNCB 在 CLKIN 下降沿跳变,以保证 CLKOUT 相对于 SYNCB 上升沿的延迟一致。FS 将在若干输出时钟周期后重新出现,具体延迟由数字滤波器抽取因子和 SSIORD 设置决定;对于任意抽取因子与 SSIORD,该延迟固定且可重复。验证多片同步时,可监测各 AD9864 的 FS 信号是否对齐。
浏览次数:
3
2026/1/23 11:24:48
同步串行接口(SSI)AD9864 可通过 SSI 高度定制输出数据格式、控制信号与时序参数,以适配不同数字接口。3 线模式:提供帧同步 FS、时钟 CLKOUT、串行数据 DOUTA。2 线模式:帧同步信息嵌入数据流,仅输出 CLKOUT 与 DOUTA。相关寄存器:SSICRA、SSICRB、SSIORD(位定义见表 8–13,见文末附件图)。芯片主输出为经数字下变频后的 I/Q 基带信号,以串行帧形式从 SSI 端口送出。帧速率 = 调制时钟 fCK ÷ 抽取因子(寄存器 0x07)。帧格式:先 I 字后 Q 字,每字 24 bit 或 16 bit,二进制补码,MSB 在前。帧尾可附加两个字节:字节 1:8 bit AGC 衰减量(0=0 dB,255=24 dB)字节 2:2 bit 复位计数 + 6 bit 接收信号强度估计(RSSIL)下图给出了多种 SSI 模式下的帧结构。可选字节细节仅当 SSICRA 的 EAGC 位置 1 时附加字节才输出。首字节:8 bit 衰减值次字节:2 bit 自上次报告以来的调制器复位事件数(饱和值 3),6 bit RSSIL(线性估计,60 对应满幅信号)若 SSICRA 的 AAGC 位为 0,两字节合并为 16 bit 字紧随 Q 字之后;若 AAGC=1,则进入“交替 AGC 数据模式”:含衰减字节 LSB=0含复位/RSSI 字节 LSB=1两字节交替出现。2 线模式将 SSICRA 的 EFS 位置 1 即启用嵌入式帧同步。每 8 bit 数据前后分别插入 1 bit 起始(低)与 1 bit 停止(高),帧尾至少 10 个高电平。FS 引脚根据 SFST 位决定保持低电平或高阻(默认)。其它控制位:SFSI:帧同步极性反转SLFS:帧同步延迟 1 时钟周期(EFS=1 时无效)SCKI:时钟极性反转S...
浏览次数:
3
2026/1/23 11:14:33
应用信息一:电流输出型 DAC 接口AD694 可方便地与电流输出 DAC(如 AD566A)连接,构成数字量→4-20 mA 接口,见下图。AD694 为 DAC 提供所需基准电压和缓冲放大器,仅需简单连线即可完成。AD694 的 10 V 基准给 AD566 做参考。缓冲放大器利用 DAC 内部电阻将满量程电流转换成 +10 V,因此 AD694 被设为 10 V 满量程输入。10 pF 电容用于补偿 DAC 的 25 pF 输出电容。可选 100 Ω 微调电阻(RTRIM)可校准满量程;若无需校准可用 50 Ω,精度典型值 ±1 LSB,且不影响 4 mA 零点。接地管理:AD694 的 9、3 脚与 AD566 的 3、7 脚连线尽量短,并单点接至 AD694 5 脚附近的星形地;AD566 的 12 脚功率地必须单独引到星形地。4-20 mA 输出(11 脚)需有返回功率地的路径,具体可接功率地或 15 V 电源,视负载大小与功耗而定。应用信息二:单电源数字→4-20 mA 接口仅用 15 V 单电源即可实现 12 位数字输入→4-20 mA 输出。DAC 工作于“电压开关模式”:当 DAC 基准 2.5 V 时,输出电压 0-VREF 与数字码成正比。AD694 基准设为 2 V,输入级设 2 V 满量程;输入缓冲器隔离 DAC 电压输出。全量程数字码对应 20 mA,全零码对应 4 mA。AD694 基准负载随码值变化,电路响应速度受基准动态特性限制。AD7541A 的电源应紧贴 15 V;若 VS 明显低于 15 V,DAC 微分非线性会恶化。某些应用希望 4-20 mA 输出具有 ±5 % 的超量程能力,即 DAC 全范围对应 3.2-20.8 mA。实现方法:在缓冲放大器外加 1.1 倍增益,把 AD694 跨度扩大 10 % → 1...
浏览次数:
2
2026/1/23 11:06:42
AD9788直接上变频调制器应用信息低通滤波器直接上变频架构越来越多地被用于基站发射机。附图展示了如何利用ADI器件构建该系统:采用AD9788 TxDAC®与ADL5375组合。AD9788为双通道集成DAC,增益/失调温度漂移仅±2% FSR与±0.001% FSR,可最大限度减小信号链路误差。本振(LO)由ADF4351提供;低通滤波器使用ADIsimPLL™设计,信道间隔200 kHz,闭环带宽35 kHz。ADL5375的LO端口可由ADF4351的互补RFoutA±输出差分驱动,性能优于单端驱动,并省去单端转差分的Balun。该配置下,LO典型积分相位噪声(100 Hz–5 MHz)为0.61° rms。ADL5375接受-6 dBm至+6 dBm的LO功率;ADF4351可软件设置每路输出-4 dBm至+5 dBm,方便取得最佳LO电平。RF输出设计为驱动50 Ω负载,但必须交流耦合(见附图)。当I、Q输入为2 V p-p正交信号时,ADL5375调制器输出功率约2 dBm。附图:
浏览次数:
1
2026/1/23 10:54:30
安全注意事项LTM4636 在 VIN 与 VOUT 之间未提供电气隔离,且内部无熔断器。如需保护,应在每路输入端串接一只“慢断”型保险丝,其额定电流取最大输入电流的两倍,以防止灾难性故障。当内部顶层 MOSFET 发生短路失效时,关断信号无法消除过压,底层 MOSFET 会持续导通试图保护负载。此时输入电源将通过失效的顶层管和持续导通的底层管向地注入极大电流,可能导致严重发热与 PCB 损坏。因此应选用保险丝或断路器作为二级保护,把故障电流限制在安全范围。LTM4636 具备前文所述的增强型过温保护布局检查清单 / 示例LTM4636 高度集成,使 PCB 布局非常简单,但仍需遵循以下要点以获得最佳电气与热性能:为大电流路径(VIN、GND、VOUT)保留大面积铜箔,可减小传导损耗与热应力。将高频陶瓷输入、输出电容尽量靠近 VIN、GND、VOUT 引脚放置,以抑制高频噪声。在器件正下方布置独立的地电源层。为降低过孔传导损耗并减小模块热应力,请用多个过孔连接顶层与其他电源层。不要在焊盘正中央直接打未塞孔的过孔;若必须打,应做树脂塞孔或电镀覆盖。在信号引脚处放置测试点,便于调试。为与信号引脚相连的外围器件设置独立 SGND 铜区,并在器件下方单点连接 SGND 与功率地。多颗并联时,把 COMP 与 VFB 引脚用内电层就近短接在一起。用 RsNUB、CsNUB(2.2 Ω、2200 pF)吸收开关节点振铃。下图给出了推荐的布局范例。
浏览次数:
2
2026/1/22 11:57:01
突发模式(Burst Mode)LTM4636 支持突发模式:根据负载需求间歇开关功率 MOSFET,降低静态电流。若应用要求在极轻载时效率最高,可将 MODE_PLLIN 引脚浮空使能该模式。突发期间,即使 COMPA 电压显示较低,电感峰值电流仍被设定为正常最大值的约 30%。当电感平均电流超过负载需求,COMPA 电压下降;一旦低于 0.5 V,突发比较器翻转,内部休眠信号变高,关断两只功率 MOSFET。休眠模式下,部分内部电路被关闭,静态电流降低,负载电流由输出电容提供。当输出电压跌落、COMPA 电压回升,休眠信号变低,LTM4636 恢复正常工作,下一个振荡周期再次导通顶侧 MOSFET,循环重复。脉冲跳跃模式若希望在中间负载时兼顾低输出纹波与较高效率,可将 MODE_PLLIN 接 INTVCC 进入脉冲跳跃模式。轻载时内部电流比较器可能连续数个周期保持翻转,从而跳过若干开关周期。该模式纹波低于突发模式,且工作频率更高。强制连续模式若应用更关注固定频率、最低输出纹波而非轻载效率,可将 MODE_PLLIN 接地启用强制连续模式。此时轻载允许电感电流反向,COMPA 全程控制电流比较器阈值,每个振荡脉冲均导通顶侧 MOSFET。启动阶段该模式被禁止,直至输出电压稳定后才允许电流反向。
浏览次数:
1
2026/1/22 11:52:13