AD8564是一款四路7ns比较器,具有独立的输入和输出电源。

优化高速性能
与任何高速比较器或放大器一样,应采用正确的设计与布局技巧,以确保从 AD8564 获得最佳性能。高速电路的性能限制往往来自杂散电容、不当的地阻抗或其他布局问题。
为了最大化 AD8564 的高速性能,应尽量减少从信号源到输入端的电阻。源电阻与等效输入电容的组合可能会在输入端引入延迟响应,从而延迟输出。AD8564 的输入电容加上输入引脚对地的杂散电容,可能会形成几皮法的等效电容。例如,3kΩ 的源电阻与 5pF 的输入电容组合,会产生 15ns 的时间常数,这比 AD8564 的 5ns 响应能力要慢。为获得最佳性能,源阻抗应小于 1kΩ。
在高速应用中,为电源提供旁路电容也非常重要。应在每个电源引脚与地之间、距离不超过 0.5 英寸的位置放置一个 1μF 的电解旁路电容。这些电容可减少来自电源的电压纹波。此外,还应尽可能靠近电源引脚放置一个 10nF 的陶瓷电容到地,这些电容在高频开关期间充当器件的电荷储备。
建议使用接地平面以实现良好的高速性能。可以通过在电路板表面使用连续的导电平面来实现,仅在必要的电流路径处开口。接地平面提供低电感的地连接,消除由于地弹(ground bounce)引起的电路板不同地点之间的电位差。良好的接地平面还能最小化杂散电容对电路的影响。
输出负载考虑
AD8564 的输出可提供高达 40mA 的输出电流,而不会显著增加传播延迟。但器件的输出不应连接超过 20 个 TTL 输入逻辑门,或驱动小于 100Ω 的负载电阻。
为确保 AD8564 的最佳性能,应尽量减少输出端的电容负载。大于 50pF 的电容负载会导致输出波形出现振铃,并降低比较器的工作带宽。超过 100pF 的电容负载还会增加传播延迟。
输入级与偏置电流
AD8564 使用 PNP 差分输入级,使输入共模范围可从负电源轨扩展到正电源轨以下 2.2V。输入共模电压是两个输入端电压的平均值。为确保最快响应时间,应注意不要让输入共模电压超出此范围。
AD8564 的输入偏置电流为 4μA。与任何 PNP 差分输入级一样,当输入为高电平时,偏置电流趋近于零;当输入为低电平时,偏置电流会加倍。在选择连接到输入端的电阻值时应谨慎,因为大电阻值可能会因偏置电流而产生显著的电压降。
AD8564 的输入电容通常为 3pF。可以通过在输入端串联一个大源电阻并测量传播延迟的变化来测量该电容。