硬件接口
文末表中则描述的引脚构成了用户编程设备和AD9629串行端口之间的物理接口。使用SPI接口时,SCLK引脚和CSB引脚用作输入。SDIO引脚是双向的,在写阶段用作输入,在回读阶段用作输出。
SPI接口足够灵活,可以由FPGA或微控制器控制。AN-812应用说明中详细描述了一种SPI配置方法,即基于微控制器的串行端口接口(SPI)引导电路。
在需要转换器完全动态性能的时段内,SPI端口不应处于活动状态。因为SCLK信号、CSB信号和SDIO信号通常与ADC时钟异步,所以这些信号的噪声会降低转换器的性能。如果板载SPI总线用于其他设备,则可能需要在该总线和AD9629之间提供缓冲器,以防止这些信号在关键采样周期内在转换器输入端转换。
当SPI接口未被使用时,SDIO/PDWN和SCLK/DFS具有双重功能。当设备通电期间将引脚绑在DVDD或地上时,它们与特定功能相关联。数字输出部分描述了AD9629支持的可捆绑功能。
引脚
| 功能 |
| SCLK | 串行时钟。串行移位时钟输入,用于同步串行接口读写。 |
| SDIO | 串行数据输入/输出。一种两用引脚,通常用作输入或输出,具体取决于发送的指令和定时帧中的相对位置。 |
| CSB | 芯片选择栏。一种对读写周期进行门控的低电平控制。 |