HMC984LP4E是一款高性能、超低相位噪声、SiGe BiCMOS鉴频鉴相器和电荷泵,设计搭配HMC983LP5E(小数分频器)使用,共同组成高性能、低噪声、超低杂散发射小数N分频频率合成器。
其整数运算分析如下:
VCO在整数PLL中始终以PD频率的整数倍运行。一般来说,源自整数PLL的杂散信号只能出现在PD频率的倍数处。这些不需要的输出通常简称为参考边带。
与参考频率无关的马刺必须来自外部来源。外部杂散源可以通过电源、接地或输出端口间接调制VCO,或者由于滤波器的隔离不良而绕过环路滤波器。它还可以简单地添加到PLL的输出中。
HMC984LP4E和HMC983LP5E经过设计和测试,具有超低杂散性能。如果电路板布局设计良好,参考杂散电平通常可以低于-100 dBc。建议使用低噪声和高电源抑制的稳压器,如HMC860LP3E,以尽量减少外部杂散源。
低于-100 dBc的参考杂散电平需要出色的电源板隔离、VCO与合成器数字开关的隔离以及VCO负载与PLL的隔离。典型的电路板布局、稳压器设计、演示板和应用信息可用于非常低的杂散操作。与Hittite推荐的隔离级别相比,应用电路板中隔离级别较低的操作可能会导致更高的杂散级别。
当然,如果应用环境包含与PD频率无关的其他干扰频率,并且如果应用与电路板布局和调节的隔离不足,那么不需要的干扰频率将与所需的PLL输出混合,并导致额外的杂散。这些杂散的电平取决于隔离和电源调节或抑制(PSRR)。