嗨,欢迎来到兆亿微波官方商城!
服务热线: 010-62975458  17600099251
购物车图片 购物车 ( )
全部商品分类

运算放大器测试基础之输入偏置电流的两种测试方法

2021/12/30 11:24:25
浏览次数: 18

本文我们将探讨输入偏置电流的两种测试方法。选择哪种方法要取决于偏置电流的量级。我们将介绍器件测试过程中需要考虑的各种误差源。本系列的下篇文章将介绍一款可配置测试电路,其可帮助您完成本文所介绍的所有测量。


产品说明书通常为运算放大器的非反相输入与反相输入(iB+ 和 iB-)分别提供了一个偏置电流列表。这两个输入的区别就是输入失调电流 IOS。在工作台上,您可能会忍不住使用图 1a 中的电路来测试正输入偏置电流,因为该配置下的放大器很稳定,这种方式有效。


运算放大器测试基础之输入偏置电流的两种测试方法


图 1.使用图 (a) 中的电路测量运算放大器非反相输入端的输入偏置电流。在图 (b) 中增加一个环路放大器,可在针对反相输入端进行测量时保持运算放大器的稳定性。图 (c) 中的电路可测量任何输入端的偏置电流。继电器可决定电路配置。


可惜,在测量负输入偏置电流时,没有保持放大器稳定性的简单方法。然而,可增加一个环路放大器保持被测试器件的稳定性,这样可使用静电计测量偏置电流,如图 1b 中的电路所示。这个电路就是在第 1 部分中我们用来测试 VOS 的双放大器测试环路,但有一个不同的连接。


我们将两个放大器的输入颠倒过来,以保持被测试器件的稳定性。虽然这种方法对工作台测试很管用,但静电计的速度太慢,不适合用于高速生产测试。我们在生产测试中使用的方法是 VOS 测试的修改方案。为了测试输入偏置电流 (IB),我们为电路添加了继电器和电阻器(或电容器)。请见图 1c 中的电阻器 RB。


为了讨论起见,我们使用双运算放大器测试环路来描述该测试。不过,本技术同样也适合第 1 部分中介绍的两种测试环路。我们为图 1c 中被测试器件的每个输入都添加了一个继电器和电阻器。


在继电器 K2 和 K3 闭合时,我们可使用第 1 部分介绍的 VOS 测量技术测量和保存 VOUT 值。公式 1 根据 RIN、RF 和 VOS 定义了 VOUT。


运算放大器测试基础之输入偏置电流的两种测试方法对公式 1 


进行变换后,可得到用于计算 VOS 的公式 2。


  运算放大器测试基础之输入偏置电流的两种测试方法公式 2


接下来,我们打开 K2,进行另一项测量,得到 VOUT(IB-)。测得的电压由被测试器件的失调电压以及流过电阻器 RB 的输入偏置电流引起,可表示为公式 3。


 运算放大器测试基础之输入偏置电流的两种测试方法 公式 3


我们现在可求解 iB-,等式两边同时除以 (RIN+RF)/RIN,得到公式 4。


  运算放大器测试基础之输入偏置电流的两种测试方法公式 4


运算放大器测试基础之输入偏置电流的两种测试方法公式 5


然后,在公式 4 两边同时减去被测试器件的失调电压,得到公式 5。


最后,在公式 5 两边同时除以 RB,计算 IB- 的值。


 运算放大器测试基础之输入偏置电流的两种测试方法 公式 6



图 2.在测量小于几百微微安的偏置电流时,应在电路中使用电容器,并使用万用表测量一系列样片。


可使用类似的方法测量 IB+。测量 IB- 时,关闭 K3,打开 K2。测量 IB+ 时,关闭 K2,打开 K3。由于我们已经测量出运算放大器的 VOS,因此接下来就只是数学计算了。结果很容易得出,而且只需一个良好的数字万用表 (DMM) 即可。


注意,使用电阻器产生电压差来测量 IB,只对低至几百微微安的偏置电流有效。我们可针对更低的偏置电流使用另一项测量技术。


对于小于几百微微安的 IB 值,我们使用电容器来替换 RB 电阻器。一旦短路继电器被打开,偏置电流就会使环路以 IC = C(dV/dt) * 环路增益的速度结合。您可通过在已知时间间隔内进行测量来计算偏置电流。这种方法可测量小于 1pA 的偏置电流。


PCB 布局对于这些真正的低 IB 电流来说非常重要。要注意减少杂散电容,因为杂散电容可能会消耗一些 IB 电流。PCB 上被测试器件输入引脚的泄漏也会导致误差,因此应在输入引脚周围创建保护环,并将保护环连接至接地。这将减少来自高电压节点的任何泄漏。从拓扑角度来看,应该采用温度稳定的低泄漏电容器替换图 1c 中的 RB 电阻器。


采用电容方法需要良好的时钟。这是因为输入偏置电流测量不仅需要打开各种电容器(连接在被测试器件的输入端)间的继电器,而且还要测量已知间隔的电压变化。我们可通过在精确确定的时间周期内测得的环路输出电压变化来计算输入偏置电流。


当电容器的继电器在 t0 位置打开,输出便开始根据偏置电流的极性以正方向或负方向结合(图 2)。编程的延迟可让电路稳定下来。然后,在 t1 位置,DMM 按已知的采样率进行采样。接下来在 t2 位置,会有另一个延迟。最后,在 t3 位置,DMM 会提取更多样片。


保持采样测量时间不变,这样就能知道 dt 的值。获得第二组样片测量的平均值,并减去第一组样片测量平均值,便可得到 dV 值或者 dt 时间内的电压变化。我们可通过电容器来计算电流,如:


   运算放大器测试基础之输入偏置电流的两种测试方法方程式 7


   运算放大器测试基础之输入偏置电流的两种测试方法方程式 8


然后,通过以下方程式计算偏置电流:


典型的误差源


如果不讨论测量过程中会遇到的误差源,那么对 VOS 测量的讨论就不完整。明显的误差是那些由 DMM 分辨率以及所选组件(尤其是电阻器)值(噪声和容差)引起的误差。更细微的误差可分为以下三个类型:


A. 热生成电动势 (emf),由继电器接触引起


●    焊接点

●    板间引脚连接

●    自动测试处理器的接触点与插槽



B.下列因素产生的漏电流:


●    电源

●    继电器控制和电源线迹

●    PCB 材料的属性


C. 噪声


●    环境

●    测试仪

●    组件

●    被测试器件本身


这里讨论的所有被测试器件配置中的典型误差源均为热生成电动势和漏电流。漏电流主要影响偏置电流测量,而热生成电动势则可影响所有低级失调电压测量。最大程度减少这些影响是确保系统功能和测量准确度的必要条件。


漏电流由表面污染以及经过组件或在 PCB 材料中的电阻式路径导致。表面污染通常可通过彻底清洁电路板来控制,但湿度可能会改变表面漏电流。其它电阻式路径可由材料的隔离电阻设置。在电阻式路径连接电源线或继电器控制型电源线时,也可能会出现漏电流。使用保护环以及支持高电平有效驱动器的闭锁继电器,可缓解一部分这类漏电路径影响。


热电动势可在继电器接触、焊点、板间引脚连接点以及其它所有测试处理器接触点和插槽中产生。例如,考虑图 1c 中的双放大器 VOS 测量电路。漏电流不会明显影响该测量。但该电路无法体现多种热电动势来源。


图 3 是热电动势误差源,标记为 VT。在室温下测量时,梯度渐变无异常。但在寒冷或炎热的环境下进行测试时,从被测试器件到电阻器和继电器的热梯度渐变会很明显。


图 3. 热电动势误差(显示为 VT)可影响测量结果。



在线留言询价
推荐阅读
  • 点击次数: 1
    2026-02-05
    容纳 AD9834 的印刷电路板(PCB)应设计为将模拟部分和数字部分分开,并限制在电路板的特定区域。这有助于使用可以轻松分离的地平面。最小蚀刻技术通常是地平面的最佳选择,因为它提供最佳屏蔽。数字地和模拟地平面应仅在一个点连接。如果 AD9834 是唯一需要 AGND 到 DGND 连接的器件,地平面应在 AD9834 的 AGND 和 DGND 引脚处连接。如果 AD9834 处于需要多个器件进行 AGND 到 DGND 连接的系统中,连接应仅在一个点进行,建立尽可能靠近 AD9834 的星形接地点。避免在器件下方走数字线,因为这些线会将噪声耦合到芯片上。模拟地平面应允许在 AD9834 下方运行以避免噪声耦合。AD9834 的电源线应使用尽可能大的走线,以提供低阻抗路径并减少电源毛刺的影响。快速开关信号(如时钟)应使用数字地进行屏蔽,以避免将噪声辐射到电路板的其他部分。避免数字和模拟信号交叉。电路板两侧的走线应相互垂直运行,以减少贯穿电路板的馈通效应。微带技术是最佳选择,但对于双面电路板并不总是可行。在这种技术中,电路板的元件侧专用于地平面,信号放置在另一侧。良好的去耦很重要。AD9834 的模拟和数字电源是独立的,并分别引出以最小化器件模拟部分和数字部分之间的耦合。所有模拟和数字电源应分别对 AGND 和 DGND 进行去耦,使用 0.1 µF 陶瓷电容与 10 µF 钽电容并联。为了达到去耦电容的最佳性能,应将它们尽可能靠近器件放置,理想情况下紧贴器件。在系统中,如果使用公共电源为 AD9834 的 AVDD 和 DVDD 供电,建议使用系统的 AVDD 电源。该电源应在 AD9834 的 AVDD 引脚和 AGND 之间具有推荐的模拟电源去耦,以及在 DVDD 引脚和 DGND 之间具有推荐的数字电源去耦电容。比较器的正常工作需要良好的布局策略...
  • 点击次数: 0
    2026-02-05
    AD9834是一款75 MHz、低功耗DDS器件,能够产生高性能正弦波和三角波输出。其片内还集成一个比较器,支持产生方波以用于时钟发生。当供电电压为3 V时,其功耗仅为20 mW,非常适合对功耗敏感的应用。 AD9834提供相位调制和频率调制功能。频率寄存器为28位;时钟速率为75 MHz,可以实现0.28 Hz的分辨率。同样,时钟速率为1 MHz时,AD9834可以实现0.004 Hz的分辨率。影响频率和相位调制的方法是通过串行接口加载寄存器,然后通过软件或FSELECT/PSELECT引脚切换寄存器。AD9834通过一个三线式串行接口写入数据。该串行接口能够以最高40 MHz的时钟速率工作,并且与DSP和微控制器标准兼容。该器件采用2.3 V至5.5 V电源供电。模拟和数字部分彼此独立,可以采用不同的电源供电;例如,AVDD可以是5 V,而DVDD可以是3 V。AD9834具有掉电引脚(SLEEP),支持从外部控制掉电模式。器件中不用的部分可以掉电,以将功耗降至低点。例如,在产生时钟输出时,可以关断DAC。该器件采用20引脚TSSOP封装。那么AD9834低功耗DDS器件都具备哪些特征?• 窄带SFDR 72 dB• 电源电压范围:2.3 V至5.5 V 电源供电• 输出频率最高达37.5 MHz• 正弦波输出/三角波输出• 片上集成比较器• 式SPI接口• 扩展温度范围:−40°C至+105°C• 掉电选项• 功耗:20 mW(3 V时)• 20引脚TSSOP
  • 点击次数: 0
    2026-02-05
    一、定义AD7192是一款适合高精密测量应用的低噪声完整模拟前端。它集成一个低噪声、24位Σ-Δ型模数转换器(ADC)。片内低噪声增益级意味着可直接输入小信号。这款器件可配置为两路差分输入或四路伪差分输入。片内通道序列器可以使能多个通道,AD7192按顺序在各使能通道上执行转换,这可以简化与器件的通信。片内4.92 MHz时钟可以用作ADC的时钟源;或者,也可以使用外部时钟或晶振。该器件的输出数据速率可在4.7 Hz至4.8 kHz的范围内变化。这款器件提供两种数字滤波器选项。滤波器的选择会影响以编程输出数据速率工作时的均方根噪声和无噪声分辨率、建立时间以及50 Hz/60 Hz抑制。针对要求所有转换均需建立的应用,AD7192具有零延迟特性。这款器件的工作电源电压为3 V至5.25 V,功耗为4.35 mA,采用24引脚TSSOP封装。二、特征• 均方根噪声:11 nV (4.7 Hz, G = 128)• 15.5位无噪声分辨率(2.4 kHz, G = 128)• 无噪声分辨率高达22位(G = 1)• 失调漂移:5 nV/°C• 增益漂移:1 ppm/°C• 稳定的时间漂移特性• 2个差分/4个伪差分输入通道• 自动通道序列器• 可编程增益(1至128)三、应用应变计传感器压力测量温度测量色谱法PLC/DCS模拟输入模块数据采集医疗和科学仪器
  • 点击次数: 0
    2026-02-05
    一、定义AD5160是一款适合256位调整应用的2.9 mm x 3 mm紧凑型封装解决方案,可实现与机械电位器或可变电阻器相同的电子调整功能,而且具有增强的分辨率、固态可靠性和出色的低温度系数性能。游标设置可通过SPI兼容型数字接口控制。游标与固定电阻任一端点之间的电阻值,随传输至RDAC锁存器中的数字码呈线性变化。该器件采用2.7 V至5.5 V电源供电,功耗小于5 µA,适合电池供电的便携式应用。二、特征端到端电阻:5kΩ、10kΩ、50kΩ、100kΩ紧凑型SOT-23-8(2.9毫米×3毫米)封装SPI兼容接口开机预设为中等规模单电源:2.7 V至5.5 V低温系数:45 ppm/°C低功耗,IDD=8μA宽工作温度:-40°C至+125°C三、应用新设计中的机械电位计更换压力、温度、位置、化学和光学传感器的传感器调节射频放大器偏置增益控制和偏移调整
  • 点击次数: 0
    2026-02-05
    布局对所有开关稳压器都很重要,但对于高开关频率的稳压器尤为重要。为了实现高效率、良好的调节性能、良好的稳定性和低噪声,需要精心设计的 PCB 布局。设计 PCB 时请遵循以下准则:输入旁路电容将输入旁路电容 CIN 尽可能靠近 PVIN1 引脚、PVIN2 引脚和 PVINSYS 引脚将每个引脚单独布线至该电容的焊盘,以最小化功率输入之间的噪声耦合,而不是在器件处将三个引脚连接在一起可在 PVINSYS 引脚上使用单独的电容以获得最佳噪声性能高电流路径使高电流路径尽可能短。这些路径包括:CIN1、L1、L2、D1、D2、COUT1、COUT2 和 PGND 之间的连接它们与 ADP5071 的连接接地处理在电路板顶层将 AGND 和 PGND 分开。这种分离可避免 AGND 被开关噪声污染不要将 PGND 连接到顶层布局上的 EPAD通过过孔将 AGND 和 PGND 都连接到电路板地平面理想情况下,将 PGND 连接到电路板上输入和输出电容之间的某一点将其 EPAD 通过过孔单独连接到该接地层,并尽可能靠近 CVREF 和 CVREG 电容之间的位置连接 AGND其他关键准则使高电流走线尽可能短而宽,以最小化寄生电感(会导致尖峰和电磁干扰 EMI)避免在任何连接到 SW1 和 SW2 引脚的节点附近或电感 L1 和 L2 附近布置高阻抗走线,以防止辐射开关噪声注入将反馈电阻尽可能靠近 FB1 和 FB2 引脚放置,以防止高频开关噪声注入将上部反馈电阻 RFT1 和 RFT2 的顶端,或从 COUT1 和 COUT2 顶端到它们的走线尽可能靠近布置,以实现最佳输出电压检测将补偿元件尽可能靠近 COMP1 和 COMP2 放置。不要与反馈电阻共享到过孔地平面的过孔,以避免将高频噪声耦合到敏感的 COMP1 和 COMP2 引脚将 CVREF 和 CVREG 电容尽可能靠近 V...
热门分类
关于我们

───  公众号二维码  ───

兆亿微波商城微信公众号

兆亿微波商城www.rfz1.com是一个家一站式电子元器件采购平台,致力于为广大客户提供高质量、高性能的电子元器件产品。产品覆盖功放器件、射频开关、滤波器、混频器、功分器、耦合器、衰减器、电源芯片、电路板及射频电缆等多个领域,平台主营业务涵盖电子元器件现货销售、BOM配单及提供产品配套资料等,为客户提供一站式供应链采购服务。 

  • 品质 • 正品行货 购物无忧
  • 低价 • 普惠实价 帮您省钱
  • 速达 • 专业配送 按时按需
Copyright ©2020 - 2021 兆亿微波科技有限公司
X
1

QQ设置

    1
3

SKYPE 设置

4

阿里旺旺设置

5

电话号码管理

电话 电话 电话
010-62975458
    1
6

二维码管理

    1
返回顶部
展开