嗨,欢迎来到兆亿微波官方商城!
服务热线: 010-62975458  17600099251
购物车图片 购物车 ( )
全部商品分类

高精度集成运算放大器的特点

2023/3/3 14:39:39
浏览次数: 3

详细解析了运算放大器的特点、工艺、功能、性能、参数、指标和运算放大器的对信号放大的影响和运放的选型举例,并附有常见运算放大器列表!


1. 模拟运放的分类及特点


模拟运算放大器从诞生至今,已有40多年的历史了。最早的工艺是采用硅NPN工艺,后来改进为硅NPN-PNP工艺(后面称为标准硅工艺)。在结型场效应管技术成熟后,又进一步的加入了结型场效应管工艺。当MOS管技术成熟后,特别是CMOS技术成熟后,模拟运算放大器有了质的飞跃,一方面解决了低功耗的问题,另一方面通过混合模拟与数字电路技术,解决了直流小信号直接处理的难题。


经过多年的发展,模拟运算放大器技术已经很成熟,性能曰臻完善,品种极多。这使得初学者选用时不知如何是好。为了便于初学者选用,本文对集成模拟运算放大器采用工艺分类法和功能/性能分类分类法等两种分类方法,便于读者理解,可能与通常的分类方法有所不同。


1.1.根据制造工艺分类


根据制造工艺,目前在使用中的集成模拟运算放大器可以分为标准硅工艺运算放大器、在标准硅工艺中加入了结型场效应管工艺的运算放大器、在标准硅工艺中加入了MOS工艺的运算放大器。按照工艺分类,是为了便于初学者了解加工工艺对集成模拟运算放大器性能的影响,快速掌握运放的特点。


标准硅工艺的集成模拟运算放大器的特点是开环输入阻抗低,输入噪声低、增益稍低、成本低,精度不太高,功耗较高。这是由于标准硅工艺的集成模拟运算放大器内部全部采用NPN-PNP管,它们是电流型器件,输入阻抗低,输入噪声低、增益低、功耗高的特点,即使输入级采用多种技术改进,在兼顾起啊挺能的前提下仍然无法摆脱输入阻抗低的问题,典型开环输入阻抗在1M欧姆数量级。为了顾及频率特性,中间增益级不能过多,使得总增益偏小,一般在80~110dB之间。标准硅工艺可以结合激光修正技术,使集成模拟运算放大器的精度大大提高,温度漂移指标目前可以达到0.15ppm。通过变更标准硅工艺,可以设计出通用运放和高速运放。典型代表是LM324。


在标准硅工艺中加入了结型场效应管工艺的运算放大器主要是将标准硅工艺的集成模拟运算放大器的输入级改进为结型场效应管,大大提高运放的开环输入阻抗,顺带提高通用运放的转换速度,其它与标准硅工艺的集成模拟运算放大器类似。典型开环输入阻抗在1000M欧姆数量级。典型代表是TL084。


在标准硅工艺中加入了MOS场效应管工艺的运算放大器分为三类,一类是是将标准硅工艺的集成模拟运算放大器的输入级改进为MOS场效应管,比结型场效应管大大提高运放的开环输入阻抗,顺带提高通用运放的转换速度,其它与标准硅工艺的集成模拟运算放大器类似。典型开环输入阻抗在10^12欧姆数量级。典型代表是CA3140。


第二类是采用全MOS场效应管工艺的模拟运算放大器,它大大降低了功耗,但是电源电压降低,功耗大大降低,它的典型开环输入阻抗在10^12欧姆数量级。


第三类是采用全MOS场效应管工艺的模拟数字混合运算放大器,采用所谓斩波稳零技术,主要用于改善直流信号的处理精度,输入失调电压可以达到 0.01uV,温度漂移指标目前可以达到0.02ppm。在处理直流信号方面接近理想运放特性。它的典型开环输入阻抗在10^12欧姆数量级。典型产品是 ICL7650。


1.2.按照功能/性能分类


本分类方法参考了《中国集成电路大全》集成运算放大器。


按照功能/性能分类,模拟运算放大器一般可分为通用运放、低功耗运放、精密运放、高输入阻抗运放、高速运放、宽带运放、高压运放,另外还有一些特殊运放,例如程控运放、电流运放、电压跟随器等等。实际上由于为了满足应用需要,运放种类极多。本文以上述简单分类法为准。


需要说明的是,随着技术的进步,上述分类的门槛一直在变化。例如以前的LM108最初是归入精密运放类,现在只能归入通用运放了。另外,有些运放同时具有低功耗和高输入阻抗,或者与此类似,这样就可能同时归入多个类中。


通用运放实际就是具有最基本功能的最廉价的运放。这类运放用途广泛,使用量最大。


低功耗运放是在通用运放的基础上大降低了功耗,可以用于对功耗有**的场所,例如手持设备。它具有静态功耗低、工作电压可以低到接近电池电压、在低电压下还能保持良好的电气性能。随着MOS技术的进步,低功耗运放已经不是个别现象。低功耗运放的静态功耗一般低于1mW。


精密运放是指漂移和噪声非常低、增益和共模抑制比非常高的集成运放,也称作低漂移运放或低噪声运放。这类运放的温度漂移一般低于1uV/摄氏度。由于技术进步的原因,早期的部分运放的失调电压比较高,可能达到1mV;现在精密运放的失调电压可以达到0.1mV;采用斩波稳零技术的精密运放的失调电压可以达到0.005mV。精密运放主要用于对放大处理精度有要求的地方,例如自控仪表等等。


高输入阻抗运放一般是指采用结型场效应管或是MOS管做输入级的集成运放,这包括了全MOS管做的集成运放。高输入阻抗运放的输入阻抗一般大于109欧姆。作为高输入阻抗运放的一个附带特性就是转换速度比较高。高输入阻抗运放用途十分广泛,例如采样保持电路、积分器、对数放大器、测量放大器、带通滤波器等等。


高速运放是指转换速度较高的运放。一般转换速度在100V/us以上。高速运放用于高速AD/DA转换器、高速滤波器、高速采样保持、锁相环电路、模拟乘法器、机密比较器、视频电路中。目前最高转换速度已经可以做到6000V/us。


宽带运放是指-3dB带宽(BW)比通用运放宽得多的集成运放。很多高速运放都具有较宽的带宽,也可以称作高速宽带运放。这个分类是相对的,同一个运放在不同使用条件下的分类可能有所不同。宽带运放主要用于处理输入信号的带宽较宽的电路。


高压运放是为了解决高输出电压或高输出功率的要求而设计的。在设计中,主要解决电路的耐压、动态范围和功耗的问题。高压运放的电源电压可以高于±20VDC,输出电压可以高于±20VDC。当然,高压运放可以用通用运放在输出后面外扩晶体管/MOS管来代替。


2. 运放的主要参数


本节以《中国集成电路大全》集成运算放大器为主要参考资料,同时参考了其它相关资料。


集成运放的参数较多,其中主要参数分为直流指标和交流指标。


其中主要直流指标有输入失调电压、输入失调电压的温度漂移(简称输入失调电压温漂)、输入偏置电流、输入失调电流、输入偏置电流的温度漂移(简称输入失调电流温漂)、差模开环直流电压增益、共模抑制比、电源电压抑制比、输出峰-峰值电压、最大共模输入电压、最大差模输入电压。


主要交流指标有开环带宽、单位增益带宽、转换速率SR、全功率带宽、建立时间、等效输入噪声电压、差模输入阻抗、共模输入阻抗、输出阻抗。


2.1 直流指标


输入失调电压VIO:输入失调电压定义为集成运放输出端电压为零时,两个输入端之间所加的补偿电压。输入失调电压实际上反映了运放内部的电路对称性,对称性越好,输入失调电压越小。输入失调电压是运放的一个十分重要的指标,特别是精密运放或是用于直流放大时。输入失调电压与制造工艺有一定关系,其中双极型工艺(即上述的标准硅工艺)的输入失调电压在±1~10mV之间;采用场效应管做输入级的,输入失调电压会更大一些。对于精密运放,输入失调电压一般在 1mV以下。输入失调电压越小,直流放大时中间零点偏移越小,越容易处理。所以对于精密运放是一个极为重要的指标。


输入失调电压的温度漂移(简称输入失调电压温漂)αVIO:输入失调电压的温度漂移定义为在给定的温度范围内,输入失调电压的变化与温度变化的比值。这个参数实际是输入失调电压的补充,便于计算在给定的工作范围内,放大电路由于温度变化造成的漂移大小。一般运放的输入失调电压温漂在±10~20μV/℃之间,精密运放的输入失调电压温漂小于±1μV/℃。


输入偏置电流IIB:输入偏置电流定义为当运放的输出直流电压为零时,其两输入端的偏置电流平均值。输入偏置电流对进行高阻信号放大、积分电路等对输入阻抗有要求的地方有较大的影响。输入偏置电流与制造工艺有一定关系,其中双极型工艺(即上述的标准硅工艺)的输入偏置电流在±10nA~1μA之间;采用场效应管做输入级的,输入偏置电流一般低于1nA。


输入失调电流IIO:输入失调电流定义为当运放的输出直流电压为零时,其两输入端偏置电流的差值。输入失调电流同样反映了运放内部的电路对称性,对称性越好,输入失调电流越小。输入失调电流是运放的一个十分重要的指标,特别是精密运放或是用于直流放大时。输入失调电流大约是输入偏置电流的百分之一到十分之一。输入失调电流对于小信号精密放大或是直流放大有重要影响,特别是运放外部采用较大的电阻(例如10k?或更大时),输入失调电流对精度的影响可能超过输入失调电压对精度的影响。输入失调电流越小,直流放大时中间零点偏移越小,越容易处理。所以对于精密运放是一个极为重要的指标


输入失调电流的温度漂移(简称输入失调电流温漂):输入偏置电流的温度漂移定义为在给定的温度范围内,输入失调电流的变化与温度变化的比值。这个参数实际是输入失调电流的补充,便于计算在给定的工作范围内,放大电路由于温度变化造成的漂移大小。输入失调电流温漂一般只是在精密运放参数中给出,而且是在用以直流信号处理或是小信号处理时才需要关注。


差模开环直流电压增益:差模开环直流电压增益定义为当运放工作于线性区时,运放输出电压与差模电压输入电压的比值。由于差模开环直流电压增益很大,大多数运放的差模开环直流电压增益一般在数万倍或更多,用数值直接表示不方便比较,所以一般采用分贝方式记录和比较。一般运放的差模开环直流电压增益在 80~120dB之间。实际运放的差模开环电压增益是频率的函数,为了便于比较,一般采用差模开环直流电压增益


共模抑制比:共模抑制比定义为当运放工作于线性区时,运放差模增益与共模增益的比值。共模抑制比是一个极为重要的指标,它能够抑制差模输入==模干扰信号。由于共模抑制比很大,大多数运放的共模抑制比一般在数万倍或更多,用数值直接表示不方便比较,所以一般采用分贝方式记录和比较。一般运放的共模抑制比在80~120dB之间。


电源电压抑制比:电源电压抑制比定义为当运放工作于线性区时,运放输入失调电压随电源电压的变化比值。电源电压抑制比反映了电源变化对运放输出的影响。目前电源电压抑制比只能做到80dB左右。所以用作直流信号处理或是小信号处理模拟放大时,运放的电源需要作认真细致的处理。当然,共模抑制比高的运放,能够补偿一部分电源电压抑制比,另外在使用双电源供电时,正负电源的电源电压抑制比可能不相同。


输出峰-峰值电压:输出峰-峰值电压定义为,当运放工作于线性区时,在指定的负载下,运放在当前大电源电压供电时,运放能够输出的最大电压幅度。除低压运放外,一般运放的输出输出峰-峰值电压大于±10V。一般运放的输出峰-峰值电压不能达到电源电压,这是由于输出级设计造成的,现代部分低压运放的输出级做了特殊处理,使得在10k?负载时,输出峰-峰值电压接近到电源电压的50mV以内,所以称为满幅输出运放,又称为轨到轨(raid-to-raid)运放。需要注意的是,运放的输出峰-峰值电压与负载有关,负载不同,输出峰-峰值电压也不同;运放的正负输出电压摆幅不一定相同。对于实际应用,输出峰- 峰值电压越接近电源电压越好,这样可以简化电源设计。但是现在的满幅输出运放只能工作在低压,而且成本较高。


最大共模输入电压:最大共模输入电压定义为,当运放工作于线性区时,在运放的共模抑制比特性显著变坏时的共模输入电压。一般定义为当共模抑制比下降6dB 是所对应的共模输入电压作为最大共模输入电压。最大共模输入电压**了输入信号中的最大共模输入电压范围,在有干扰的情况下,需要在电路设计中注意这个问题。


最大差模输入电压:最大差模输入电压定义为,运放两输入端允许加的最大输入电压差。当运放两输入端允许加的输入电压差超过最大差模输入电压时,可能造成运放输入级损坏。


在线留言询价
推荐阅读
  • 点击次数: 0
    2026-03-24
    主 CPUCC1310 SimpleLink 无线 MCU 内置 ARM Cortex-M3 (CM3) 32 位处理器,负责运行应用程序及协议栈的高层部分。CM3 处理器提供了一个高性能、低成本的平台,满足系统对内存实现和低功耗的需求,同时提供卓越的运算性能和对中断的出色响应能力。CM3 的特性包括:为小尺寸嵌入式应用优化的 32 位 ARM Cortex-M3 架构出色的处理能力结合快速中断处理ARM Thumb®-2 混合 16/32 位指令集,在通常与 8/16 位器件相关的紧凑内存空间(几 KB)内,实现 32 位 ARM 核预期的高性能:单周期乘法指令和硬件除法原子位操作(位带),最大化内存利用率并简化外设控制非对齐数据访问,使数据能高效打包进内存快速代码执行允许降低处理器时钟频率或延长睡眠模式时间哈佛架构,具有独立的指令总线和数据总线高效的处理器核心、系统和内存面向数字信号处理的硬件除法和快速乘累加单元用于信号处理的饱和算术运算确定性、高性能的中断处理,适用于时间关键型应用增强的系统调试功能,支持广泛的断点和跟踪能力串行线跟踪减少调试和追踪所需的引脚数量可从 ARM™ 处理器家族迁移,以获得更好的性能和能效针对单周期闪存内存使用优化集成睡眠模式,实现超低功耗每 MHz 提供 1.25 DMIPSRF 核心RF 核心是一个高度灵活且功能强大的无线电系统,它接口模拟 RF 和基带电路,处理来自系统侧的数据并向其发送数据,并按给定包结构组装信息比特。RF 核心可自主处理无线电协议中的时间关键部分,从而减轻主 CPU 负担,为用户应用留出更多资源。RF 核心提供高级、基于命令的 API 供主 CPU 调用。RF 核心支持多种调制格式、频段和加速器功能,包括:广泛的数据速率范围:从 625 bps(提供长距离和高鲁棒性)到高达 4 Mbps广泛的调制格式:多级...
  • 点击次数: 1
    2026-03-24
    为简化系统设计,TPA3255 电子元器件除典型的 51V 功率级电源外,仅需一个 12V 电源。内部电压调节器可为数字电路和低压模拟电路(AVDD 和 DVDD)提供合适的电压电平。此外,所有需要浮动电源的电路——即高侧栅极驱动——均由内置自举电路支持,每个半桥仅需一个外部电容。音频信号路径(包括栅极驱动和输出级)被设计为两个相同且独立的半桥结构。因此,每个半桥拥有独立的自举引脚(BST_X)。功率级电源引脚(PVDD_X)与栅极驱动电源引脚(GVDD_X)在每座全桥上相互分离。尽管两者可从同一 12V 电源供电,但建议通过印刷电路板(PCB)上的 RC 滤波器分别连接至 GVDD_AB、GVDD_CD、VD 和 VDD。这些 RC 滤波器可提供推荐的高频隔离。应特别注意将去耦电容器尽可能靠近其对应引脚放置。通常,从电源引脚经过去耦电容到器件引脚的物理回路必须尽可能短,并尽量减少面积,以最小化电感。为确保自举电路正常工作,必须在每个自举引脚(BST_X)与功率级输出引脚(OUT_X)之间连接一个小陶瓷电容。当功率级输出为低电平时,自举电容通过内部二极管由栅极驱动电源引脚(GVDD_X)充电;当功率级输出为高电平时,自举电容电位被抬升至高于输出电位,从而为高侧栅极驱动器提供合适的电压。建议使用 33nF 陶瓷电容(尺寸 0603 或 0805)作为自举电容。即使在最小 PWM 占空比下,这些 33nF 电容也能储存足够能量,确保高侧功率场效应管(LDMOS)在 PWM 周期剩余时间内保持完全导通。需特别关注功率级电源部分:包括元器件选型、PCB 布局与布线。如前所述,每座全桥均配备独立的功率级电源引脚(PVDD_X)。为实现最佳电气性能、电磁兼容性(EMI)合规性及系统可靠性,强烈建议每个 PVDD_X 节点就近并联一个 1μF 陶瓷去耦电容。推荐遵循 PCB 布局中的 T...
  • 点击次数: 2
    2026-03-24
    AD633 电子元器件评估板使用户能够轻松控制 AD633,从而进行简单的 bench-top 实验。其内置的灵活性允许便捷配置,以适应其他工作模式。下图是 AD633 评估板的照片。任何能够提供 ±10 mA 或更大电流的双极性电源均可用于执行预期测试,此外还可根据用户需求连接任意测试设备。参考下图的原理图,乘法器的输入为差分且直流耦合。三个位置滑动开关增强了灵活性,使乘法器输入可连接至有源信号源、接地,或直接连接至器件引脚以进行直接测量(如偏置电流)。输入可以单端或差分方式连接,但必须提供通往地的直流通路以支持偏置电流。若某输入源的阻抗非零,则需在相反极性输入端接入等值阻抗,以避免引入额外的失调电压。AD633-EVALZ 可通过开关 S1 配置为乘法器或除法器模式。图1 至图4分别展示了信号、电源和地平面的布线 artwork;图 5 显示了元件面和电路面的丝印层;图 6 展示了组装后的实物。图1-图4图5图6
  • 点击次数: 2
    2026-03-24
    以下是子类 1 高速串行链路建立过程的简要概述。步骤 1 — 码组同步每个接收器必须在其输入数据流中定位 /K/(K28.5)字符。当所有链路上检测到连续四个 /K/ 字符后,接收器块会向发射器块断言 SYNCOUTx± 信号,该信号在接收器的 LMFC 边沿处触发。发射器捕获 SYNCOUTx± 信号的变化,并在未来的发射器 LMFC 上升沿启动 ILAS(初始链路对齐序列)。步骤 2 — 初始链路对齐序列此阶段的主要目的是对齐链路的所有通道,并验证链路参数。在链路建立之前,需为每个链路参数指定值,以告知接收设备如何向接收块发送数据。ILAS 由四个或更多多帧组成。每个多帧的最后一个字符是多帧对齐字符 /A/。第一、第三和第四多帧填充预定义的数据值。JESD204B 规范文档第 8.2 节描述了 ILAS 期间预期的数据 ramp。解帧器使用每个 /A/ 的最终位置来对齐其内部的 LMFC。第二个多帧包含一个 /R/(K28.0)、/Q/(K28.4),以及对应于链路参数的数据。如有需要,接收器可添加额外的多帧至 ILAS。默认情况下,AD9173 在 ILAS 中使用四个多帧(可通过寄存器 0x478 修改)。若使用子类 1,则必须恰好使用四个多帧。在最后一个 ILAS 的 /A/ 字符之后,多帧数据开始流式传输。此时,接收器调整 /A/ 字符的位置,使其与自身内部 LMFC 对齐。步骤 3 — 数据流传输在此阶段,数据从发射器块流向接收器块。可选地,数据可进行扰码。扰码仅在 ILAS 后的第一个八位组才开始生效。接收器块处理并监控所接收数据中的错误,包括以下内容:不良运行 disparity(8b/10b 错误)不在表中(8b/10b 错误)意外控制字符错误 ILAS通道间偏斜误差(通过字符替换检测)若存在任何上述错误,将通过以下方式之一报告给发射...
  • 点击次数: 1
    2026-03-24
    AD9173 是一款 16 位双通道射频数模转换器(DAC)电子元器件,配备高速 JESD204B SERDES 接口,符合子类 0 和子类 1 操作规范。通过AD9173功能图可以看出:每个 DAC 核心包含三个可独立旁路的通道化器,支持每通道最高 1.54 GSPS 的复数据速率输入。八个高速串行链路以每通道最高 15.4 Gbps 的速率向通道数据路径传输数据。JESD204B 接口支持单链路和双链路工作模式,具体取决于所选模式配置。与 LVDS 或 CMOS 接口相比,SERDES 接口简化了引脚数量、电路板布局及器件输入时钟要求。上图:AD9173功能图输入数据的时钟源自 DAC 时钟或由设备时钟(根据 JESD204B 规范)提供。该设备时钟可由片上 PLL 生成的 DAC 参考时钟驱动,也可使用高保真度外部 DAC 采样时钟。器件可配置为每链路 1、2、3、4 或 8 线模式,具体取决于所需输入数据速率。AD9173 的数字数据路径为通道数据路径和主数据路径均提供可选的 (1×) 插值模式。此外,根据所选模式,通道数据路径还支持 2×、3×、4×、6× 和 8× 插值选项;主数据路径则支持 2×、4×、6×、8× 和 12× 插值选项。对于每个通道数字数据路径(当未使用 1× 通道插值时),均提供可编程增益级和 NCO 模块。NCO 模块具备 48 位模数 NCO 振荡器,可实现近乎无限精度的数字频率偏移信号处理。NCO 可在纯 NCO 模式下独立运行,通过 SPI 接口输入可编程直流值,或通过 SERDES 接口与数字数据路径结合数字数据进行控制。在三个通道化数据路径末端,一个求和节点将三路通道数据路径合并,最高可达 1.54 GSPS,随...
热门分类
关于我们

───  公众号二维码  ───

兆亿微波商城微信公众号

兆亿微波商城www.rfz1.com是一个家一站式电子元器件采购平台,致力于为广大客户提供高质量、高性能的电子元器件产品。产品覆盖功放器件、射频开关、滤波器、混频器、功分器、耦合器、衰减器、电源芯片、电路板及射频电缆等多个领域,平台主营业务涵盖电子元器件现货销售、BOM配单及提供产品配套资料等,为客户提供一站式供应链采购服务。 

  • 品质 • 正品行货 购物无忧
  • 低价 • 普惠实价 帮您省钱
  • 速达 • 专业配送 按时按需
Copyright ©2020 - 2021 兆亿微波科技有限公司
X
1

QQ设置

    1
3

SKYPE 设置

4

阿里旺旺设置

5

电话号码管理

电话 电话 电话
010-62975458
    1
6

二维码管理

    1
返回顶部
展开