嗨,欢迎来到兆亿微波官方商城!
服务热线: 010-62975458  17600099251
购物车图片 购物车 ( )
全部商品分类

运算放大器的专业术语,运算放大器基本参数释义

2023/3/7 9:36:05
浏览次数: 7

一、运算放大器的专业术语

    1 bandwidth 带宽: 电压增益变成低频时 1/ (2 )的频率值


    2 共模抑制比:common mode rejection ratio


    3 谐波失真:harmonic distortion 谐波电压的均方根值的和/基波电压均方根值


    4 输入偏置电流:input biascurrent 两输入端电流的平均值


    5 输入电压范围:input voltage range 共模电压输入范围运放正常工作时输入端上的电压;


    6 输入阻抗:input impendence Rs Rl 指定时输入电压与输入电流的比值


    7 输入失调电流input offset current 运放输出 0 时,流入两输入端电流的差值;


    8 输入失调电压 input offsetvoltage 为了让输出为 0,通过两个等值电阻加到两输入端的电 压值


    9 输入电阻:input resistance:任意输入端接地,输入电压的变化值/输入电流的变化值


    10 大信号电压增益:large-signal voltage gain 输出电压摆幅/输入电压


    11 输出阻抗:output impendence Rs Rl 指定时输出电压与输出电流的比值


    12 输出电阻:outputresistance 输出电压为 0,从输出端看进去的小信号电阻


    13 输出电压摆幅:outputvoltage swing 运放输出端能正常输入的电压峰值;


    14 失调电压温漂 offset voltage temperature drift


    15 供电电源抑制比:power supplyrejection 输入失调电流的变化值/电源的变化值


    16 建立时间 settlingtime 从开始输入到输出达到稳定的时间;


    17 摆率:slew rate 输入端加上一个大幅值的阶跃信号的时候输出端电压的变化率


    18 电源电流 supply current


    19 瞬态响应 transient response 小信号阶跃响应


    20 单位增益带宽 unity gain bandwirth 开环增益为 1 时的频率值


    21 电压增益 voltage gain 指 rs rl 固定时输出电压/输入电压


    二、运放各参数具体含义


    1、输入失调电压


    (Input Offset Voltage) VOS


    若将运放的两个输入端接地,理想运放输出为零,但实际运放输出不为零。此时,用输 出电压除以增益得到的等效输入电压称为输入失调电压。其值为数 mV,该值越小越好,较 大时增益受到限制。


    输入失调电压 VIO:输入失调电压定义为集成运放输出端电压为零时,两个输入端之间所加 的补偿电压。输入失调电压实际上反映了运放内部的电路对称性,对称性越好,输入失调电 压越小。输入失调电压是运放的一个十分重要的指标,特别是精密运放或是用于直流放大时。 输入失调电压与制造工艺有一定关系,其中双极型工艺(即上述的标准硅工艺) 的输入失调 电压在±1~10mV 之间;采用场效应管做输入级的,输入失调电压会更大一些。对于精密运 放,输入失调电压一般在 1mV 以下。输入失调电压越小,直流放大时中间零点偏移越小, 越容易处理。所以对于精密运放是一个极为重要的指标。


    2、输入失调电压的温漂


    (Input Offset Voltage Drift)


    又叫温度系数 TC VOS 一般为数 uV/.C 输入失调电压的温度漂移(简称输入失调电压温漂) αVIO:输入失调电压的温度漂移定义 为在给定的温度范围内,输入失调电压的变化与温度变化的比值。这个参数实际是输入失调 电压的补充,便于计算在给定的工作范围内,放大电路由于温度变化造成的漂移大小。一般运放的输入失调电压温漂在±10~20μV/℃之间,精密运放的输入失调电压温漂小于±1μV/℃。


    3、输入偏置电流


    (Input Bias Current) IBIAS


    运放两输入端流进或流出直流电流的平均值。 对于双极型运放,该值离散性较大,但却 几乎不受温度影响; 而对于 MOS 型运放,该值是栅极漏电流,值很小,但受温度影响较大。 输入偏置电流 IIB:输入偏置电流定义为当运放的输出直流电压为零时,其两输入端的偏置 电流平均值。输入偏置电流对进行高阻信号放大、积分电路等对输入阻抗有要求的地方有较 大的影响。输入偏置电流与制造工艺有一定关系,其中双极型工艺(即上述的标准硅工艺) 的输入偏置电流在±10nA~1μA之间;采用场效应管做输入级的,输入偏置电流一般低于 1nA。


    4、输入失调电流


    (Input Offset Current) IOS


    是运放两输入端输入偏置电流之差的绝对值。


    输入失调电流 IIO:输入失调电流定义为当运放的输出直流电压为零时,其两输入端偏置电 流的差值。输入失调电流同样反映了运放内部的电路对称性,对称性越好,输入失调电流越 小。输入失调电流是运放的一个十分重要的指标,特别是精密运放或是用于直流放大时。输 入失调电流大约是输入偏置电流的百分之一到十分之一。输入失调电流对于小信号精密放大 或是直流放大有重要影响,特别是运放外部采用较大的电阻(例如 10k?或更大时),输入失 调电流对精度的影响可能超过输入失调电压对精度的影响。输入失调电流越小,直流放大时 中间零点偏移越小,越容易处理。所以对于精密运放是一个极为重要的指标。


    5、输入电阻 Rin


    运放两输入端间的差动输入电阻。


    该值由微小交流信号定义,实际影响很小,可忽略不计。而运放输入端的共模输入电阻是 Rin 的 10 -1000 倍,也可忽略不计。


    6、电压增益 AV


    也称差动电压增益。理想运放的 AV 为无限大,实际运放一般也约数百 dB。


    差模开环直流电压增益: 差模开环直流电压增益定义为当运放工作于线性区时,运放输出电 压与差模电压输入电压的比值。由于差模开环直流电压增益很大,大多数运放的差模开环直 流电压增益一般在数万倍或更多,用数值直接表示不方便比较,所以一般采用分贝方式记录 和比较。一般运放的差模开环直流电压增益在 80~120dB 之间。实际运放的差模开环电压增 益是频率的函数,为了便于比较, 一般采用差模开环直流电压增益。


    7、最大输出电压 VOM


    饱和前的输出电压称为最大输出电压,理想运放可达到满幅度(rail to rail)输出。


    8、共模输入电压范围 CMVR


    (Input Common-Mode Voltage Range) VICM


    表示运放两输入端与地间能加的共模电压的范围。VICM 等于正、负电源电压时为理想 特性, 满幅度输出运放接近这种特性。


    9、共模信号抑制比


    (Common Mode Rejection Ratio) CMRR


    在运放两输入端与地间加相同信号时,输入、输出间的增益称为共模电压增益 AVC,则 CMRR 定义为:


    CMRR = AV/AVC


    共模抑制比:共模抑制比定义为当运放工作于线性区时,运放差模增益与共模增益的比值。 共模抑制比是一个极为重要的指标,它能够抑制差模输入==模干扰信号。由于共模抑制比 很大,大多数运放的共模抑制比一般在数万倍或更多,用数值直接表示不方便比较,所以一 般采用分贝方式记录和比较。一般运放的共模抑制比在 80~120dB 之间。


    10、电源电压抑制比


    (Supply Voltage Rejection Ratio) SVRR


    正、负电源电压变化时, 该变化量出现在运放的输出中,并将其换算为运放输入的值。 若电源变化ΔVs 时等效输入换算电压为ΔVin,则 SVRR 定义为:


    SVRR = ΔVs/ΔVin


    电源电压抑制比: 电源电压抑制比定义为当运放工作于线性区时,运放输入失调电压随电源 电压的变化比值。电源电压抑制比反映了电源变化对运放输出的影响。目前电源电压抑制比 只能做到 80dB 左右。所以用作直流信号处理或是小信号处理模拟放大时,运放的电源需要 作认真细致的处理。当然,共模抑制比高的运放,能够补偿一部分电源电压抑制比,另外在 使用双电源供电时,正负电源的电源电压抑制比可能不相同。


    11、消耗电流 ICC


    该电流是指运放电源端流通的电流,它随外加电路及电源电压而有所变化。


    12、转换速率(Slew Rate) SR


    表示运放能跟踪输入信号变化快慢的程度, 单位是 V/us。


    转换速率(也称为压摆率) SR:运放转换速率定义为,运放接成闭环条件下,将一个大信 号(含阶跃信号) 输入到运放的输入端,从运放的输出端测得运放的输出上升速率。由于在 转换期间,运放的输入级处于开关状态,所以运放的反馈回路不起作用,也就是转换速率与 闭环增益无关。转换速率对于大信号处理是一个很重要的指标, 对于一般运放转换速 率 SR<=10V/μs ,高速运放的转换速率 SR>10V/μs。目前的高速运放最高转换速率 SR 达到 6000V/μs。这用于大信号处理中运放选型。


    13、增益带宽乘积


    (Gain Bandwidth Product) GB


    表示运放电压增益-频率特性的参数,单位是 MHz。


    单位增益带宽 GB:单位增益带宽定义为,运放的闭环增益为 1 倍条件下,将一个恒幅正弦 小信号输入到运放的输入端,从运放的输出端测得闭环电压增益下降 3db(或是相当于运放 输入信号的 0.707)所对应的信号频率。单位增益带宽是一个很重要的指标,对于正弦小信 号放大时,单位增益带宽等于输入信号频率与该频率下的最大增益的乘积,换句话说,就是 当知道要处理的信号频率和信号需要的增以后,可以计算出单位增益带宽,用以选择合适的 运放。这用于小信号处理中运放选型。

在线留言询价
推荐阅读
  • 点击次数: 0
    2026-03-24
    主 CPUCC1310 SimpleLink 无线 MCU 内置 ARM Cortex-M3 (CM3) 32 位处理器,负责运行应用程序及协议栈的高层部分。CM3 处理器提供了一个高性能、低成本的平台,满足系统对内存实现和低功耗的需求,同时提供卓越的运算性能和对中断的出色响应能力。CM3 的特性包括:为小尺寸嵌入式应用优化的 32 位 ARM Cortex-M3 架构出色的处理能力结合快速中断处理ARM Thumb®-2 混合 16/32 位指令集,在通常与 8/16 位器件相关的紧凑内存空间(几 KB)内,实现 32 位 ARM 核预期的高性能:单周期乘法指令和硬件除法原子位操作(位带),最大化内存利用率并简化外设控制非对齐数据访问,使数据能高效打包进内存快速代码执行允许降低处理器时钟频率或延长睡眠模式时间哈佛架构,具有独立的指令总线和数据总线高效的处理器核心、系统和内存面向数字信号处理的硬件除法和快速乘累加单元用于信号处理的饱和算术运算确定性、高性能的中断处理,适用于时间关键型应用增强的系统调试功能,支持广泛的断点和跟踪能力串行线跟踪减少调试和追踪所需的引脚数量可从 ARM™ 处理器家族迁移,以获得更好的性能和能效针对单周期闪存内存使用优化集成睡眠模式,实现超低功耗每 MHz 提供 1.25 DMIPSRF 核心RF 核心是一个高度灵活且功能强大的无线电系统,它接口模拟 RF 和基带电路,处理来自系统侧的数据并向其发送数据,并按给定包结构组装信息比特。RF 核心可自主处理无线电协议中的时间关键部分,从而减轻主 CPU 负担,为用户应用留出更多资源。RF 核心提供高级、基于命令的 API 供主 CPU 调用。RF 核心支持多种调制格式、频段和加速器功能,包括:广泛的数据速率范围:从 625 bps(提供长距离和高鲁棒性)到高达 4 Mbps广泛的调制格式:多级...
  • 点击次数: 1
    2026-03-24
    为简化系统设计,TPA3255 电子元器件除典型的 51V 功率级电源外,仅需一个 12V 电源。内部电压调节器可为数字电路和低压模拟电路(AVDD 和 DVDD)提供合适的电压电平。此外,所有需要浮动电源的电路——即高侧栅极驱动——均由内置自举电路支持,每个半桥仅需一个外部电容。音频信号路径(包括栅极驱动和输出级)被设计为两个相同且独立的半桥结构。因此,每个半桥拥有独立的自举引脚(BST_X)。功率级电源引脚(PVDD_X)与栅极驱动电源引脚(GVDD_X)在每座全桥上相互分离。尽管两者可从同一 12V 电源供电,但建议通过印刷电路板(PCB)上的 RC 滤波器分别连接至 GVDD_AB、GVDD_CD、VD 和 VDD。这些 RC 滤波器可提供推荐的高频隔离。应特别注意将去耦电容器尽可能靠近其对应引脚放置。通常,从电源引脚经过去耦电容到器件引脚的物理回路必须尽可能短,并尽量减少面积,以最小化电感。为确保自举电路正常工作,必须在每个自举引脚(BST_X)与功率级输出引脚(OUT_X)之间连接一个小陶瓷电容。当功率级输出为低电平时,自举电容通过内部二极管由栅极驱动电源引脚(GVDD_X)充电;当功率级输出为高电平时,自举电容电位被抬升至高于输出电位,从而为高侧栅极驱动器提供合适的电压。建议使用 33nF 陶瓷电容(尺寸 0603 或 0805)作为自举电容。即使在最小 PWM 占空比下,这些 33nF 电容也能储存足够能量,确保高侧功率场效应管(LDMOS)在 PWM 周期剩余时间内保持完全导通。需特别关注功率级电源部分:包括元器件选型、PCB 布局与布线。如前所述,每座全桥均配备独立的功率级电源引脚(PVDD_X)。为实现最佳电气性能、电磁兼容性(EMI)合规性及系统可靠性,强烈建议每个 PVDD_X 节点就近并联一个 1μF 陶瓷去耦电容。推荐遵循 PCB 布局中的 T...
  • 点击次数: 2
    2026-03-24
    AD633 电子元器件评估板使用户能够轻松控制 AD633,从而进行简单的 bench-top 实验。其内置的灵活性允许便捷配置,以适应其他工作模式。下图是 AD633 评估板的照片。任何能够提供 ±10 mA 或更大电流的双极性电源均可用于执行预期测试,此外还可根据用户需求连接任意测试设备。参考下图的原理图,乘法器的输入为差分且直流耦合。三个位置滑动开关增强了灵活性,使乘法器输入可连接至有源信号源、接地,或直接连接至器件引脚以进行直接测量(如偏置电流)。输入可以单端或差分方式连接,但必须提供通往地的直流通路以支持偏置电流。若某输入源的阻抗非零,则需在相反极性输入端接入等值阻抗,以避免引入额外的失调电压。AD633-EVALZ 可通过开关 S1 配置为乘法器或除法器模式。图1 至图4分别展示了信号、电源和地平面的布线 artwork;图 5 显示了元件面和电路面的丝印层;图 6 展示了组装后的实物。图1-图4图5图6
  • 点击次数: 2
    2026-03-24
    以下是子类 1 高速串行链路建立过程的简要概述。步骤 1 — 码组同步每个接收器必须在其输入数据流中定位 /K/(K28.5)字符。当所有链路上检测到连续四个 /K/ 字符后,接收器块会向发射器块断言 SYNCOUTx± 信号,该信号在接收器的 LMFC 边沿处触发。发射器捕获 SYNCOUTx± 信号的变化,并在未来的发射器 LMFC 上升沿启动 ILAS(初始链路对齐序列)。步骤 2 — 初始链路对齐序列此阶段的主要目的是对齐链路的所有通道,并验证链路参数。在链路建立之前,需为每个链路参数指定值,以告知接收设备如何向接收块发送数据。ILAS 由四个或更多多帧组成。每个多帧的最后一个字符是多帧对齐字符 /A/。第一、第三和第四多帧填充预定义的数据值。JESD204B 规范文档第 8.2 节描述了 ILAS 期间预期的数据 ramp。解帧器使用每个 /A/ 的最终位置来对齐其内部的 LMFC。第二个多帧包含一个 /R/(K28.0)、/Q/(K28.4),以及对应于链路参数的数据。如有需要,接收器可添加额外的多帧至 ILAS。默认情况下,AD9173 在 ILAS 中使用四个多帧(可通过寄存器 0x478 修改)。若使用子类 1,则必须恰好使用四个多帧。在最后一个 ILAS 的 /A/ 字符之后,多帧数据开始流式传输。此时,接收器调整 /A/ 字符的位置,使其与自身内部 LMFC 对齐。步骤 3 — 数据流传输在此阶段,数据从发射器块流向接收器块。可选地,数据可进行扰码。扰码仅在 ILAS 后的第一个八位组才开始生效。接收器块处理并监控所接收数据中的错误,包括以下内容:不良运行 disparity(8b/10b 错误)不在表中(8b/10b 错误)意外控制字符错误 ILAS通道间偏斜误差(通过字符替换检测)若存在任何上述错误,将通过以下方式之一报告给发射...
  • 点击次数: 1
    2026-03-24
    AD9173 是一款 16 位双通道射频数模转换器(DAC)电子元器件,配备高速 JESD204B SERDES 接口,符合子类 0 和子类 1 操作规范。通过AD9173功能图可以看出:每个 DAC 核心包含三个可独立旁路的通道化器,支持每通道最高 1.54 GSPS 的复数据速率输入。八个高速串行链路以每通道最高 15.4 Gbps 的速率向通道数据路径传输数据。JESD204B 接口支持单链路和双链路工作模式,具体取决于所选模式配置。与 LVDS 或 CMOS 接口相比,SERDES 接口简化了引脚数量、电路板布局及器件输入时钟要求。上图:AD9173功能图输入数据的时钟源自 DAC 时钟或由设备时钟(根据 JESD204B 规范)提供。该设备时钟可由片上 PLL 生成的 DAC 参考时钟驱动,也可使用高保真度外部 DAC 采样时钟。器件可配置为每链路 1、2、3、4 或 8 线模式,具体取决于所需输入数据速率。AD9173 的数字数据路径为通道数据路径和主数据路径均提供可选的 (1×) 插值模式。此外,根据所选模式,通道数据路径还支持 2×、3×、4×、6× 和 8× 插值选项;主数据路径则支持 2×、4×、6×、8× 和 12× 插值选项。对于每个通道数字数据路径(当未使用 1× 通道插值时),均提供可编程增益级和 NCO 模块。NCO 模块具备 48 位模数 NCO 振荡器,可实现近乎无限精度的数字频率偏移信号处理。NCO 可在纯 NCO 模式下独立运行,通过 SPI 接口输入可编程直流值,或通过 SERDES 接口与数字数据路径结合数字数据进行控制。在三个通道化数据路径末端,一个求和节点将三路通道数据路径合并,最高可达 1.54 GSPS,随...
热门分类
关于我们

───  公众号二维码  ───

兆亿微波商城微信公众号

兆亿微波商城www.rfz1.com是一个家一站式电子元器件采购平台,致力于为广大客户提供高质量、高性能的电子元器件产品。产品覆盖功放器件、射频开关、滤波器、混频器、功分器、耦合器、衰减器、电源芯片、电路板及射频电缆等多个领域,平台主营业务涵盖电子元器件现货销售、BOM配单及提供产品配套资料等,为客户提供一站式供应链采购服务。 

  • 品质 • 正品行货 购物无忧
  • 低价 • 普惠实价 帮您省钱
  • 速达 • 专业配送 按时按需
Copyright ©2020 - 2021 兆亿微波科技有限公司
X
1

QQ设置

    1
3

SKYPE 设置

4

阿里旺旺设置

5

电话号码管理

电话 电话 电话
010-62975458
    1
6

二维码管理

    1
返回顶部
展开