嗨,欢迎来到兆亿微波官方商城!
服务热线: 010-62975458  17600099251
购物车图片 购物车 ( )
全部商品分类

16个问题为您讲透运算放大器基础的知识点

2020/12/10 9:44:12
浏览次数: 8

  运算放大器的基础原理


  运算放大器具有两个输入端和一个输出端,如图1-1所示,其中标有“+”号的输入端为“同相输入端”而不能叫做正端),另一只标有“一”号的输入端为“反相输入端”同样也不能叫做负端,如果先后分别从这两个输入端输入同样的信号,则在输出端会得到电压相同但极性相反的输出信号:输出端输出的信号与同相输人端的信号同相,而与反相输入端的信号反相。


  16个问题为您讲透运算放大器基础的知识点


  图1-1:运算放大器的电路符号


  运算放大器所接的电源可以是单电源的,也可以是双电源的,如图1-2所示。运算放大器有一些非常有意思的特性,灵活应用这些特性可以获得很多独特的用途,总的来说,这些特性可以综合为两条:


  1、运算放大器的放大倍数为无穷大。


  2、运算放大器的输入电阻为无穷大,输出电阻为零。


  16个问题为您讲透运算放大器基础的知识点


  图1-2:运可接的两种电源算放大器


  现在我们来简单地看看由于上面的两个特性可以得到一些什么样的结论。


  首先,运算放大器的放大倍数为无穷大,所以只要它的输入端的输入电压不为零,输出端就会有与正的或负的电源一样高的输出电压本来应该是无穷高的输出电压,但受到电源电压的限制。


  准确地说,如果同相输入端输入的电压比反相输入端输入的电压高,哪怕只高极小的一点,运算放大器的输出端就会输出一个与正电源电压相同的电压;反之,如果反相输入端输入的电压比同相输人端输入的电压高,运算放大器的输出端就会输出一个与负电源电压相同的电压(如果运算放大器用的是单电源,则输出电压为零)。


  其次,由于放大倍数为无穷大,所以不能将运算放大器直接用来做放大器用,必须要将输出的信号反馈到反相输入端(称为负反馈)来降低它的放大倍数。


  如图1-3中左图所示,R1的作用就是将输出的信号返回到运算放大器的反相输入端,由于反相输入端与输出的电压是相反的,所以会减小电路的放大倍数,是一个负反馈电路,电阻Rf也叫做负反馈电阻。


  16个问题为您讲透运算放大器基础的知识点


  图1-3:运算放大器的反馈电阻接法(左:反相接法 ,右:同相接法)


  还有,由于运算放大器的输入为无穷大,所以运算放大器的输入端是没有电流输入的——它只接受电压。同样,如果我们想象在运算放大器的同相输入端与反相输入端之间是一只无穷大的电阻,那么加在这个电阻两端的电压是不能形成电流的,没有电流,根据欧姆定律,电阻两端就不会有电压,所以我们又可以认为在运算放大器的两个输人端电压是相同的(电压在这种情况就有点像用导线将两个输入端短路,所以我们又将这种现象叫做“虚短”)。


  为了更好的学习了解运算放大器,下面16个问答可以快速熟悉运算放大器基础。


  1、一般反相/同相放大电路中都会有一个平衡电阻,这个平衡电阻的作用是什么呢


  (1) 为芯片内部的晶体管提供一个合适的静态偏置。


  芯片内部的电路通常都是直接耦合的,它能够自动调节静态工作点,但是,如果某个输入引脚被直接接到了电源或者地,它的自动调节功能就不正常了,因为芯片内部的晶体管无法抬高地线的电压,也无法拉低电源的电压,这就导致芯片不能满足虚短、虚断的条件,电路需要另外分析。


  (2)消除静态基极电流对输出电压的影响,大小应与两输入端外界直流通路的等效电阻值平衡,


  这也是其得名的原因。


  2、同相比例运算放大器,在反馈电阻上并一个电容的作用是什么


  (1)反馈电阻并电容形成一个高通滤波器, 局部高频率放大特别厉害。


  (2)防止自激。


  3、运算放大器同相放大电路如果不接平衡电阻有什么后果


  烧毁运算放大器,有可能损坏运放,电阻能起到分压的作用。


  4、在运算放大器输入端上拉电容,下拉电阻能起到什么作用


  (1)是为了获得正反馈和负反馈的问题,这要看具体连接。比如我把现在输入电压信号,输出电压信号,再在输出端取出一根线连到输入段,那么由于上面的那个电阻,部分输出信号通过该电阻后获得一个电压值,对输入的电压进行分流,使得输入电压变小,这就是一个负反馈。因为信号源输出的信号总是不变的,通过负反馈可以对输出的信号进行矫正。


  5、运算放大器接成积分器,在积分电容的两端并联电阻RF 的作用是什么


  泄放电阻,用于防止输出电压失控。


  6、为什么一般都在运算放大器输入端串联电阻和电容


  如果你熟悉运算放大器的内部电路的话,你会知道,不论什么运算放大器都是由几个几个晶体管或是MOS 管组成。在没有外接元件的情况下,运算放大器就是个比较器,同相端电压高的时候,会输出近似于正电压的电平,反之也一样……但这样运放似乎没有什么太大的用处,只有在外接电路的时候,构成反馈形式,才会使运放有放大,翻转等功能……


  7、运算放大器同相放大电路如果平衡电阻不对有什么后果


  (1)同相反相端不平衡,输入为0 时也会有输出,输入信号时输出值总比理论输出值大(或小)一个固定的数。


  (2)输入偏置电流引起的误差不能被消除。


  8、理想集成运算放大器的放大倍数是多少输入阻抗是多少其同相输入端和反相输入端之间的电压是多少


  (1) 放大倍数是无穷大,输入阻抗是无穷小,同向输入和反向输入之间电压几乎相同(不是0哦!!!比如同向端为10V,反向端为9.999999V),刚考完电工,还记得


  9、请问,为什么理想运算放大器的开环增益为无限大


  (1)实际的运放开环增益达到10 万以上,非常非常大所以把实际运算放大器理的开环增益想化为无穷大,并由此导出虚地。


  (2)导出虚地只是针对反相放大器而言吧。


  我在书上看见:运算放大器的开环增益无穷大,可以使得我们在设计电路的时候,闭环增益可以不受开环增益的限制,而仅仅取决于外部元件。就是牺牲大的开环 增益换取闭环增益的稳定性。


  (3)导出虚地是针对运放在负反馈接法时不仅仅是反相放大器;正反馈时没有虚地。


  (4)很好理解假设增益很小, 则,对于一个输出电压,加在运放两端的电压的差值相对较大,如果


  接成负反馈状态,就会带来运放两端的电压的不一致,从而引起放大的误差 。


  (5)运放“虚短” 的实现有两个条件:


  1 ) 运放的开环增益A 要足够大


  2 ) 要有负反馈电路。


  先谈第一点,我们知道,运放的输出电压Vo 等于正相输入端电压与反相输入端电压之差Vid乘以运放的开环增益A。即 Vo = Vid * A = (VI+ - VI-) * A ( 1 )由于在实际中运放的输出电压不会超过电源电压,是一个有限的值。


  在这种情况下,如果A很大,(VI+ - VI-)就必然很小;如果(VI+ - VI-) 小到某程度,那么我们实际上可以将其看作0,这个时候就会有VI+ = VI-,即运放的同相输入端的电压与反相输入端的电压相等,好像连在一起一样,这我们称为“虚短路” 。注意它们并未真正连在一起,而且它们之间还有电阻,这一点一定要牢记。


  在上面的讨论中,我们是怎样得到“虚短” 的结果的呢


  我们的出发点是公式 ( 1 ) ,它是运放的特性,是没有问题的,我们可以放心。然后,我们作了两个重要的假设,一个是运放的输出电压大小有限,这没有问题,运放输出当然不会超过电源, 因此这个假设绝对成立,所以以后我们就不提了。第二个是说运放开环增益A 很大。


  普通运放的A 通常都达10 的6、7 次方甚至更高,这个假设一般没问题,但不要忘记,运放的实际开环增益还与其工作状态有关,离开了线性区,A 就不一定大了,所以,这第二个假设是有条件的,我们也先记住这一点。


  因此我们知道,当运放的开环增益A 很大时,运放可以有“虚短” 。但这只是可能性,不是自动就实现的,随便拿一个运放说它的两个输入端是“虚短” 没有人会相信。“虚短” 要在特定的电路中才能实现。


  “虚短” 存在的条件是:


  1 ) 运放的开环增益A 要足够大


  2 ) 要有负反馈电路。


  明白了“虚短” 得条件后我们就很容易判断什么时候能什么时候不能用“虚短” 作电路分析了。在实际上,条件( 1 ) 对绝大多数运放都是成立的,关键要看工作区域。


  如果是书上的电路,通过计算判断;如果是实际电路,用仪器量运放输出电压是否合理即可知道。与“虚短” 相关的还有一种情况叫“虚地” ,就是有一个输入端接地时的“虚短” ,不是新情况。


  有些书上说要深度负反馈条件下才能用“虚短” ,我觉得这不准确,我认为这样说的潜思考是,在深度负反馈的情况下运放更可能工作在线性区。但这不是绝对的,输入信号太大时,深度负反馈的运放照样进入饱和。


  所以,应该以输出电压值判断最可靠。


  10、将输入信号直接加到同相输入端,反相输入端通过电阻接地,为什么U_ = U+ =Ui≠0?不是虚地吗


  问题补充:构成虚短要满足一定的条件。那构成虚地也要满足一定的条件?是什么?为什么


  (1) 在同相放大电路中,输出通过反馈的作用,使得U(+)自动的跟踪U(-),这样U(+)-U(-)就会接近于0。 好像两端短路,所以称“虚短”。


  (2)由于虚短现象和 运放的输入电阻很高,因而流经运放两个输入端的电流很小,接近于0,这个现象叫“虚断”(虚断是虚短派生的,不要以为两者矛盾


  (3)虚地是在反相运放电 路中的,(+)端接地,(-)接输入和反馈网络。由于虚短的存在,U(-)和U(+)[电位等于0]很接近,所以称(-)端虚假接地——“虚地”


  (4)关 于条件:虚短是同相放大电路 闭环(简单说就是有反馈)工作状态的重要特征,虚地是反相放大电路在闭环工作状态下的重要特征。 注意理解虚短的条件(如“接近相等”),应该就ok 。


  11、总觉得运算放大器这个模型有点蹊跷,首先就是“虚短”,因为“虚短”,当运算放大器接成同相放大器时,两输入端的电位是相同的,这时如果测量输入端的波形,将是同样的,这就好比是共模信号,其实,在两输入端上还是有微小的差模信号,只是一般仪器测不出来,可是,这样一来,由于“虚短”就人为(因为虚短是深度负反馈的结果,是人为的)的增大了两输入端的共模信号,这样就对运算放大器的 性能构成挑战。为什么运算放大器要这么使用


  (1)同相放大器的共模信号比反相放大器大得多对共模抑制比要求高。


  (2)我对“同、反 相两种放大器的共模信号抑制能力”的看法运放共模信号抑制比的优劣(db值)主要取决于运放内部(仅仅是内部)差动放大器的对称程度及增益。这很明显,没有任何运放提供其共模抑制比的同时,附加了外部电路的结构条件。


  对于单端输入,无论是同相还是反相,其等效共模值均是输入值的一半。但因同相放大的输入阻抗通常大于反相放大,其抗干扰的能力当然差些。


  如前述,反相输入时,反相端电压几乎为零,所以差分对管集电极电压只有一管变化。同相输入时,反相端的电压和同相端电压相等,故共模电压和输入电压等值!也就是说所以差分对管集电极电压除了有两管有同时朝不同方向变化的部分外还有 朝同方向变化的量,这就是共模输出电压。


  它和其中某一管的电压是同相相加的。因此容易导致该管趋于饱和(或者截止),所幸共模电压的放大只是差模放大倍数的数万分之一。


  上面所述,并不说明该放大器的差模输入和共模输入的共模抑制抑制比不同!应该是同相输入会附加一个与输入量等值的共模信号!因此对于输入信号较大时要慎用同相放大模式。


  12、为什么运放一般要反比例放大


  反相输入法与同相输入法的重大区别是:


  反相输入法,由于在同相端接一个平衡电阻到地,而在这个电阻上是没有电流的(因为运算放大器的输入电阻极大),所以这个同相端就近似等于地电位,称为“虚 地”,而反相端与同相端的电位是极接近的,所以,在反相端也存在“虚地”。


  有虚地的好处是,不存在共模输入信号,即使这个运算放大器的共模抑制比不高,也保证没有共模输出。而同相输入接法,是没有“虚地”的,当使用单端输入信号时,就会产生共模输入信号,即使使用高共模抑制比的运算放大器,也还是会有共模输出的。


  所以,一般在使用时,都会尽量采用反相输入接法。


  13、有的运放上电后即使不输入任何电压也会有输出,而且输出还不小,所以经常用VCC/2 作为参考电压。


  (1)运放在没有任何输入的情况下有输出, 是由运放本身的设计结构不对称造成的,即产生了我们常说的输入失调电压Vos,它是运放的一个很重要的性能参数。运放常用VCC/2 作为参考电压 是因为该运放处在单电源工作状态下,在此时运放真正的参考是VCC/2,故常在运放正端提供一个VCC/2 的直流偏置,在正负双电源供电时还是常以地为参考的。


  运放的选择需注意很多事项,在不是很严格的条件下,常需考虑运放的工作电压、输出电流、功耗、增益带宽积、价格等。当然,当运放在特殊条件下使用时,还需考虑不同的影响因子。


  14、为什么由运算放大器组成的放大电路一般都采样反相输入方式


  (1)反相 输入法与同相输入法的重大区别是:


  反相输入法,由于在同相端接一个平衡电阻到地,而在这个电阻上是没有电流的(因为运算放大器的输入电阻极大), 所以这个同相端就近似等于地电位,称为“虚地”,而反相端与同相端的电位是极接近的,所以,在反相端也存在“虚地”。


  有虚地的好处是,不存在共模输入信号,即使这个运算放大器的共模抑制比不高,也保证没有共模输出。而同相输入接法,是没有“虚地”的,当使用单端输入信号时,就会产生共模输入信号,即使使用高共模抑制比的运算放大器,也还是会有共模输出的。所以,一般在使用时,都会尽量采用反相输入接法。


  (2)正相是振荡器,反相才能稳定放大器,接入负反馈


  (3)从原理上看,接成同相比例放大电路是可以的。但实际应用时被放大的信号(也就是差模信号)往往很小, 此时就要注意抑制噪声(通常表现为共模信号)。而同相比例放大电路对共模信号的抑制能力很差,需要放大的信号会被淹没在噪声中,不利于后期处理。所以一般 选择抑制能力较好的反相比例放大电路。


  15、放的重要特性


  (1)如果运放两个输入端上的电压均为0V,则输出端电压也应该等于0V。但事实上,输出端总有一些电压,该电压称为失调电压VOS。如果将输出端的失调电压除以电路的噪声增益,得到结果称为输入失调电压 或输入参考失调电压。这个特性在数据表中通常以VOS 给出。


  VOS 被等效成一个与运放反相输入端串联的电压源。必须对放大器的两个输入端施加差分电压,以 产生0V输出。


  (2)理想运放的输入阻抗无穷大,因此不会有电流流入输入端。但是,在输入级中使用双极结晶体管(BJT)的真实运放需要一些工作电流,该电流称为偏置电流(IB)。通常有两个偏置电流:IB+和IB-,它们分别流入两个输入端。IB 值的范围很大,特殊类型运放的偏置电流低至 60fA(大z每3μs 通过一个电子),而一些高速运放的偏置电流可高达几十mA。


  (3)第一款单片运放正常工作所需的电源电压范围为±15V。 如今,由于电路速度的提高和采用低功率电源(如电池)供电,运放的电源正在向低电压方向发展。尽管运放的电压规格通常被指定为对称的两极电压 (如±15 V),但是这些电压却不一定要求是对称电压或两极电压。


  对运放而言,只要输入端被偏置在有源区域内(即在共模电压范围内),那么±15V 的电源就相当 于+30V/0V 电源,或者+20V/–10V 电源。运放没有接地引脚,除非在单电源供电应用中把负电压轨接地。运放电路的任何器件都不需要接地。


  高速电路的输入电压摆幅小于低速器件。器件的速度越高,其几何形状就越小,这意味着击穿电压就越低。


  由于击穿电压较低,器件就必须工作在较低电源电压下。如今,运放的击穿电压一般为±7V 左右,因此高速运放的电源电压一般为±5V,它们也能工作在+5V 的单电源电压下。


  对通用运放来说,电源电压可 以低至+1.8V。这类运放由单电源供电,但这不一定意味必须采用低电源电压。单电源电压和低电压这两个术语是两个相关而独立的概念。


  16、运算放大器的放大原理是什么


  运算放大器核心是一个差动放大器。就是两个三极管背靠背连着。共同分担一个横流源的电流。三极管一个是运放的正向输入,一个是反向输入。正向输入的三极管放大后送到一个功率放大电路放大输出。这样,如果正向输入端的电压升高,那么输出自然也变大了。


  如果反相输入端电压升高,因为反相三级管和正向三级管共同分担了一个恒流源。反向三 级管电流大了,那正向的就要小,所以输出就会降低。因此叫反向输入。当然,电路内部还有很多其它的功能部件,但核心就是这样的。


  来源:电子工程专辑


(以上内容来源网络,如有冒犯,请联系我们删除!)


在线留言询价
推荐阅读
  • 点击次数: 0
    2026-03-24
    主 CPUCC1310 SimpleLink 无线 MCU 内置 ARM Cortex-M3 (CM3) 32 位处理器,负责运行应用程序及协议栈的高层部分。CM3 处理器提供了一个高性能、低成本的平台,满足系统对内存实现和低功耗的需求,同时提供卓越的运算性能和对中断的出色响应能力。CM3 的特性包括:为小尺寸嵌入式应用优化的 32 位 ARM Cortex-M3 架构出色的处理能力结合快速中断处理ARM Thumb®-2 混合 16/32 位指令集,在通常与 8/16 位器件相关的紧凑内存空间(几 KB)内,实现 32 位 ARM 核预期的高性能:单周期乘法指令和硬件除法原子位操作(位带),最大化内存利用率并简化外设控制非对齐数据访问,使数据能高效打包进内存快速代码执行允许降低处理器时钟频率或延长睡眠模式时间哈佛架构,具有独立的指令总线和数据总线高效的处理器核心、系统和内存面向数字信号处理的硬件除法和快速乘累加单元用于信号处理的饱和算术运算确定性、高性能的中断处理,适用于时间关键型应用增强的系统调试功能,支持广泛的断点和跟踪能力串行线跟踪减少调试和追踪所需的引脚数量可从 ARM™ 处理器家族迁移,以获得更好的性能和能效针对单周期闪存内存使用优化集成睡眠模式,实现超低功耗每 MHz 提供 1.25 DMIPSRF 核心RF 核心是一个高度灵活且功能强大的无线电系统,它接口模拟 RF 和基带电路,处理来自系统侧的数据并向其发送数据,并按给定包结构组装信息比特。RF 核心可自主处理无线电协议中的时间关键部分,从而减轻主 CPU 负担,为用户应用留出更多资源。RF 核心提供高级、基于命令的 API 供主 CPU 调用。RF 核心支持多种调制格式、频段和加速器功能,包括:广泛的数据速率范围:从 625 bps(提供长距离和高鲁棒性)到高达 4 Mbps广泛的调制格式:多级...
  • 点击次数: 1
    2026-03-24
    为简化系统设计,TPA3255 电子元器件除典型的 51V 功率级电源外,仅需一个 12V 电源。内部电压调节器可为数字电路和低压模拟电路(AVDD 和 DVDD)提供合适的电压电平。此外,所有需要浮动电源的电路——即高侧栅极驱动——均由内置自举电路支持,每个半桥仅需一个外部电容。音频信号路径(包括栅极驱动和输出级)被设计为两个相同且独立的半桥结构。因此,每个半桥拥有独立的自举引脚(BST_X)。功率级电源引脚(PVDD_X)与栅极驱动电源引脚(GVDD_X)在每座全桥上相互分离。尽管两者可从同一 12V 电源供电,但建议通过印刷电路板(PCB)上的 RC 滤波器分别连接至 GVDD_AB、GVDD_CD、VD 和 VDD。这些 RC 滤波器可提供推荐的高频隔离。应特别注意将去耦电容器尽可能靠近其对应引脚放置。通常,从电源引脚经过去耦电容到器件引脚的物理回路必须尽可能短,并尽量减少面积,以最小化电感。为确保自举电路正常工作,必须在每个自举引脚(BST_X)与功率级输出引脚(OUT_X)之间连接一个小陶瓷电容。当功率级输出为低电平时,自举电容通过内部二极管由栅极驱动电源引脚(GVDD_X)充电;当功率级输出为高电平时,自举电容电位被抬升至高于输出电位,从而为高侧栅极驱动器提供合适的电压。建议使用 33nF 陶瓷电容(尺寸 0603 或 0805)作为自举电容。即使在最小 PWM 占空比下,这些 33nF 电容也能储存足够能量,确保高侧功率场效应管(LDMOS)在 PWM 周期剩余时间内保持完全导通。需特别关注功率级电源部分:包括元器件选型、PCB 布局与布线。如前所述,每座全桥均配备独立的功率级电源引脚(PVDD_X)。为实现最佳电气性能、电磁兼容性(EMI)合规性及系统可靠性,强烈建议每个 PVDD_X 节点就近并联一个 1μF 陶瓷去耦电容。推荐遵循 PCB 布局中的 T...
  • 点击次数: 2
    2026-03-24
    AD633 电子元器件评估板使用户能够轻松控制 AD633,从而进行简单的 bench-top 实验。其内置的灵活性允许便捷配置,以适应其他工作模式。下图是 AD633 评估板的照片。任何能够提供 ±10 mA 或更大电流的双极性电源均可用于执行预期测试,此外还可根据用户需求连接任意测试设备。参考下图的原理图,乘法器的输入为差分且直流耦合。三个位置滑动开关增强了灵活性,使乘法器输入可连接至有源信号源、接地,或直接连接至器件引脚以进行直接测量(如偏置电流)。输入可以单端或差分方式连接,但必须提供通往地的直流通路以支持偏置电流。若某输入源的阻抗非零,则需在相反极性输入端接入等值阻抗,以避免引入额外的失调电压。AD633-EVALZ 可通过开关 S1 配置为乘法器或除法器模式。图1 至图4分别展示了信号、电源和地平面的布线 artwork;图 5 显示了元件面和电路面的丝印层;图 6 展示了组装后的实物。图1-图4图5图6
  • 点击次数: 2
    2026-03-24
    以下是子类 1 高速串行链路建立过程的简要概述。步骤 1 — 码组同步每个接收器必须在其输入数据流中定位 /K/(K28.5)字符。当所有链路上检测到连续四个 /K/ 字符后,接收器块会向发射器块断言 SYNCOUTx± 信号,该信号在接收器的 LMFC 边沿处触发。发射器捕获 SYNCOUTx± 信号的变化,并在未来的发射器 LMFC 上升沿启动 ILAS(初始链路对齐序列)。步骤 2 — 初始链路对齐序列此阶段的主要目的是对齐链路的所有通道,并验证链路参数。在链路建立之前,需为每个链路参数指定值,以告知接收设备如何向接收块发送数据。ILAS 由四个或更多多帧组成。每个多帧的最后一个字符是多帧对齐字符 /A/。第一、第三和第四多帧填充预定义的数据值。JESD204B 规范文档第 8.2 节描述了 ILAS 期间预期的数据 ramp。解帧器使用每个 /A/ 的最终位置来对齐其内部的 LMFC。第二个多帧包含一个 /R/(K28.0)、/Q/(K28.4),以及对应于链路参数的数据。如有需要,接收器可添加额外的多帧至 ILAS。默认情况下,AD9173 在 ILAS 中使用四个多帧(可通过寄存器 0x478 修改)。若使用子类 1,则必须恰好使用四个多帧。在最后一个 ILAS 的 /A/ 字符之后,多帧数据开始流式传输。此时,接收器调整 /A/ 字符的位置,使其与自身内部 LMFC 对齐。步骤 3 — 数据流传输在此阶段,数据从发射器块流向接收器块。可选地,数据可进行扰码。扰码仅在 ILAS 后的第一个八位组才开始生效。接收器块处理并监控所接收数据中的错误,包括以下内容:不良运行 disparity(8b/10b 错误)不在表中(8b/10b 错误)意外控制字符错误 ILAS通道间偏斜误差(通过字符替换检测)若存在任何上述错误,将通过以下方式之一报告给发射...
  • 点击次数: 1
    2026-03-24
    AD9173 是一款 16 位双通道射频数模转换器(DAC)电子元器件,配备高速 JESD204B SERDES 接口,符合子类 0 和子类 1 操作规范。通过AD9173功能图可以看出:每个 DAC 核心包含三个可独立旁路的通道化器,支持每通道最高 1.54 GSPS 的复数据速率输入。八个高速串行链路以每通道最高 15.4 Gbps 的速率向通道数据路径传输数据。JESD204B 接口支持单链路和双链路工作模式,具体取决于所选模式配置。与 LVDS 或 CMOS 接口相比,SERDES 接口简化了引脚数量、电路板布局及器件输入时钟要求。上图:AD9173功能图输入数据的时钟源自 DAC 时钟或由设备时钟(根据 JESD204B 规范)提供。该设备时钟可由片上 PLL 生成的 DAC 参考时钟驱动,也可使用高保真度外部 DAC 采样时钟。器件可配置为每链路 1、2、3、4 或 8 线模式,具体取决于所需输入数据速率。AD9173 的数字数据路径为通道数据路径和主数据路径均提供可选的 (1×) 插值模式。此外,根据所选模式,通道数据路径还支持 2×、3×、4×、6× 和 8× 插值选项;主数据路径则支持 2×、4×、6×、8× 和 12× 插值选项。对于每个通道数字数据路径(当未使用 1× 通道插值时),均提供可编程增益级和 NCO 模块。NCO 模块具备 48 位模数 NCO 振荡器,可实现近乎无限精度的数字频率偏移信号处理。NCO 可在纯 NCO 模式下独立运行,通过 SPI 接口输入可编程直流值,或通过 SERDES 接口与数字数据路径结合数字数据进行控制。在三个通道化数据路径末端,一个求和节点将三路通道数据路径合并,最高可达 1.54 GSPS,随...
热门分类
关于我们

───  公众号二维码  ───

兆亿微波商城微信公众号

兆亿微波商城www.rfz1.com是一个家一站式电子元器件采购平台,致力于为广大客户提供高质量、高性能的电子元器件产品。产品覆盖功放器件、射频开关、滤波器、混频器、功分器、耦合器、衰减器、电源芯片、电路板及射频电缆等多个领域,平台主营业务涵盖电子元器件现货销售、BOM配单及提供产品配套资料等,为客户提供一站式供应链采购服务。 

  • 品质 • 正品行货 购物无忧
  • 低价 • 普惠实价 帮您省钱
  • 速达 • 专业配送 按时按需
Copyright ©2020 - 2021 兆亿微波科技有限公司
X
1

QQ设置

    1
3

SKYPE 设置

4

阿里旺旺设置

5

电话号码管理

电话 电话 电话
010-62975458
    1
6

二维码管理

    1
返回顶部
展开