嗨,欢迎来到兆亿微波官方商城!
服务热线: 010-62975458  17600099251
购物车图片 购物车 ( )
全部商品分类

当收发器遇上外部本振,更强的射频性能get√

2020/12/11 15:27:10
浏览次数: 31

  【兆亿微波商城】:使用外部本振(LO)时对ADI公司 ADRV9009 收发器进行测量表明,当使用低噪声LO时,可显著改善相位噪声。从相位噪声贡献角度来分析收发器架构。通过一系列测量,残余或加性相位噪声被提取为在DAC输出编程的频率的函数。利用该噪声贡献以及LO和参考电压输入频率的相位噪声,可估计出发射输出的总相位噪声。将这些估计值与测得的结果进行比较。


  动机


  相位噪声是无线电设计中表征信号质量的重要指标之一。在架构定义阶段需要进行大量工作,确保以经济的方式满足相位噪声需求。


  通过分析ADRV9009收发器的测量结果,其噪声性能结果却决于所选架构,不同架构结果差异较大。使用内部LO功能时,相位噪声由IC内部的锁相环(PLL)和压控振荡器(VCO)决定。内部LO在设计上能满足大多数通信应用的需求。对于需要改进相位噪声的应用,将低相位噪声源作为外部LO时,可显著改进相位噪声。


  如图1所示,ADRV9009收发器在10 kHz至100 kHz频段相位噪声改善超过40 dB。以上测量的条件为:对于内部LO测量,LO频率设置为2.6 GHz, DAC输出为8 MHz。对于外部LO测量,Rohde & SchwarzSMA100B用作LO源。由于外部LO信号需要经过ADRV9009的内部分频器,因此为获得2.6 GHz的LO频率,信号源设置为5.2 GHz。使用Holzworth HA7402相位噪声分析仪进行相位噪声的测量。


  当收发器遇上外部本振,更强的射频性能get√


  图1. ADRV9009收发器相位噪声测量。使用内部LO时,相位噪声受到IC内部PLL/VCO的限制。如果使用低相位噪声外部LO,可显著改进相位噪声。


  ADRV9009收发器


  ADRV9009是ADI收发器产品线的新产品。收发器架构如图2所示。该芯片使用直接变频架构,将发射和接收双通道收发链路集成在单芯片中。其中包含正交校正、直流失调和LO泄漏校正等数字处理算法,这些算法保证了直接变频架构的性能。收发器提供了射频(RF)与数字之间转换的完整功能。支持高达6GHz的RF频率,JESD204B接口则为基于ASIC或FPGA的处理器提供高速数据接口。


  当收发器遇上外部本振,更强的射频性能get√


  图2. ADRV9009收发器功能框图。


  无线电与外部输入的参考频率同步。转换器时钟、LO和数字时钟的PLL均会与参考时钟锁相。通过外部LO的配置可以绕过内部LO PLL。LO路径的PLL或外部LO输入与混频器端口之间有一个分频器,用于生成直接变频架构所需的正交LO信号。转换器时钟和LO会直接影响相位噪声,在评估相位噪声贡献因素时我们会对此进行进一步讨论。


  检查相位噪声贡献因素


  发射的相位噪声由多个因素组成。图3阐明了使用直接变频波形发生器架构的简单功能框图以及主要相位噪声因素。


  当收发器遇上外部本振,更强的射频性能get√


  图3. 直接上变频功能框图和关联相位噪声贡献因素。


  在倍频器或分频器中,相位噪声的比例为20logN,其中N是输入输出频率比。


  这比例也适用于直接数字频率合成器(DDS),其中时钟噪声贡献与DDS输出频率的比例为20logN。


  要考虑的第二个方面是PLL中的相位噪声传递函数,注入PLL的基准频率将作为频率比例函数(类似于倍频器)按比例分配到输出,但会受环路带宽(BW)和所选的环路滤波器所形成的低通滤波器影响。


  将这些原则应用于收发器,可检查各种噪声因素的贡献。注入收发器的频率有两种,即LO频率和基准频率。LO频率直接影响相位噪声输出,但在用于创建混频器正交LO信号的内部分频器中减少了6 dB。基准频率贡献由几个因素决定。它用于在时钟PLL中创建DAC时钟。时钟输出上由于基准频率而产生的噪声将与PLL的噪声传递函数成比例。然后,这种噪声贡献再次与DAC时钟与DAC输出频率比成比例。这种效果可以简化为基准频率和DAC输出频率的比例,并受PLL BW低通传递函数影响。


  接下来,考虑收发器相位噪声贡献。在发射路径中,所有电路元件都会产生残余噪声,另一个噪声贡献是DAC输出的加性噪声,它随DAC输出频率而变化。这可以总结为两个残余相位噪声术语:频率相关噪声贡献和频率无关噪声贡献。频率相关噪声与DAC输出频率的比例为20logN。频率无关噪声是固定的,将作为收发器的相位噪底。


  为了提取IC残余噪声贡献作为频率相关贡献因素和频率无关贡献因素的函数进行了一系列相位噪声测量,如图4所示。


  当收发器遇上外部本振,更强的射频性能get√


  (a). The Reference Frequency and LO Frequency.


  当收发器遇上外部本振,更强的射频性能get√


  (b). The Transceiver Transmit Output Phase Noise.


  当收发器遇上外部本振,更强的射频性能get√


  (c). The Transceiver Residual Phase Noise.


  图4. 用于提取可变相位噪声贡献因素的相位噪声测量。


  用于相位噪声测量的测试设置如图5所示。对于收发器LO和基准频率输入,分别使用了Rohde & Schwarz SMA100B和100 A。Holzworth HA7402C用作相位噪声测试设置。对于绝对相位噪声测量,将收发器的发射输出注入测试设置。对于残余相位噪声测量,需要三个收发器,并且将额外的收发器作为测试设置中混频器的LO端口,可从测量中去除基准频率和LO频率的噪声贡献。


  当收发器遇上外部本振,更强的射频性能get√


  (a). Absolute Phase Noise Measurement.


  当收发器遇上外部本振,更强的射频性能get√


  (b). Residual Phase Noise Measurement.


  图5. 用于相位噪声测量的测试设置。


  通过评估图4的实测数据,从收发器IC中提取了频率相关和频率无关相位噪声贡献因素。估计值如图6所示。估计值来自于对实测数据的拟合结果以及在偏移频率大于1 MHz时对相位噪底应用的阈值设置。


  当收发器遇上外部本振,更强的射频性能get√


  图6. 收发器残余相位噪声贡献。这些曲线是从图4的实测数据中提取出来的。


  绝对相位噪声测量和预测


  如前所述通过评估不同相位噪声贡献,基于DAC输出频率以及用于参考和本振的振荡源,相位噪声可以通过计算预测。实测和预测结果如图7所示。


  当收发器遇上外部本振,更强的射频性能get√

  (a). DAC Ouput = 12.5 MHz.


  当收发器遇上外部本振,更强的射频性能get√


  (b). DAC Output = 25 MHz.


  当收发器遇上外部本振,更强的射频性能get√


  (c). DAC Output = 50 MHz.


  当收发器遇上外部本振,更强的射频性能get√


  (d). DAC Output = 100 MHz.


  图7. 外部LO的测量相位噪声与预测相位噪声的对比。对于2.6 GHz的收发器中心频率,LO设置为5.2GHz。DAC输出频率从12.5 MHz到100 MHz不等。结果是可预测的,并表明这种分析方法可以推广到额外的频率。


  贡献可通过下式计算:


  LO相位噪声贡献:使用了图4测得的LO相位噪声,并将其降低了6 dB,以对应收发器内部的分频器。


  参考相位噪声贡献:以图4的实测参考噪声作为起始点。收发器中的时钟PLL具有几百kHz的环路带宽,因此采用具有类似环路带宽的二阶低通滤波器来抑制参考噪声。然后将噪声按DAC输出频率与基准频率比的20log进行缩减。


  IC贡献:使用了图6的曲线。


  测量结果与预测结果非常接近,图表显示了哪些贡献因素控制不同的偏移频率。在低于5 kHz左右的偏移频率下,第一个LO占主导地位。在高于1 MHz左右的偏移频率下,IC残余噪声占主导地位。在10 kHz左右至500 kHz左右的中等偏移频率下,DAC输出频率成为一个因素。在较高的DAC输出频率下,IC频率相关噪声占主导地位。降低DAC输出频率时,IC贡献减至LO频率主导性能的那个点。


  外部LO考虑因素


  探索外部LO用法的设计有一些因素值得注意。有两点可能有所限制:


  使用内部分频器时,启动或切换外部LO时存在相位模糊。内部LO包含RF相位同步功能,这是外部LO尚不具备的。


  当外部LO跳频时,QEC算法存在一个建立时间,该时间可能在频率变化后的瞬间以杂散方式影响图像。


  这两项都导致了多通道系统跨越大于收发器瞬时带宽工作的复杂性。未来的收发器可能会克服这些限制,但在撰写本文之际,当ADRV9009与外部LO一起使用时,这些复杂性依然存在。


  尽管存在这些复杂性,仍有许多应用可以利用外部LO改进相位噪声。其中包括具有不太严格的动态跳频要求的任何单通道或低通道系统,或任何具有固定LO频率的多通道系统。


  如窄带相控阵这种特殊应用使用外部LO可以获得更好的相位噪声性能。在该应用中,使用收发器作为通用波形发生器和接收器是切实可行的,它可以支持各种工作频率,然后在实际运行或最终的LO实现中选择特定的频段。


  对于工作频带在收发器瞬时带宽内的相控阵系统,外部LO可以是单一频率,在这种情况下,使用外部LO结构来构建相控阵是一个非常实用的选择。在评估系统相位噪声时,可以选择一个噪声远远小于LO的参考频率信号。如果将一个公共LO分布到多个收发器,当系统中收发器数量增加时,来自IC的噪声贡献将降低,直到系统噪声主要来自于外部LO。该结论简化了系统工程噪声分析。由于噪声主要由公共LO控制,工程工作可以集中在中央LO设计的性能/价格权衡上。


  总结


  现在有一种方法是利用外部LO来预测ADRV9009收发器相位噪声。该方法允许利用DAC输出频率的函数方程来跟踪参考振荡器、LO源和收发器的贡献。测量结果与预测结果非常吻合,表明该方法也可用于分析使用其他参考源是收发器的性能。这种方法也很普遍,可以用于任何波形发生器的设计中。


  在努力创建低相位噪声LO源时,使用外部LO测得的相位噪声性能有明显的优势。我们的目的是在评估架构选项时为系统设计人员提供一系列选项。对于使用收发器外部LO输入的低相位噪声应用中,该描述为在各种条件下评估系统级相位噪声奠定了基础。


  在评估系统相位噪声时,可以选择噪声贡献远远小于LO的参考频率源。如果将一个公共LO分布到多个收发器,当系统中收发器数量增加时,来自IC的噪声贡献将降低,直到系统噪声主要来自于外部LO。该结论简化了系统工程噪声分析。由于噪声主要由公共LO控制,工程工作可以集中在中央LO设计的性能/价格权衡上。


  在努力创建低相位噪声LO源时,使用外部LO测得的相位噪声性能有明显的优势。我们的目的是在评估架构选项时为系统设计人员提供一系列选项。对于使用收发器外部LO输入的低相位噪声应用中,该描述为在各种条件下评估系统级相位噪声奠定了基础。


  ADRV9009


  ●双发射器


  ●双接收器


  ●双输入共享观察接收器


  ●最大接收器带宽:200 MHz


  ●最大可调谐发射器合成带宽:450 MHz


  ●最大观察接收器带宽:450 MHz


  ●全集成的小数 N 射频合成器


  ●全集成的时钟合成器


  ●适用于射频 LO 和基带时钟的多芯片相位同步


  ●JESD204B 数据路径接口


  ●调谐范围:75 MHz 至 6000 MHz


  (来源:亚德诺半导体)


在线留言询价
推荐阅读
  • 点击次数: 0
    2026-02-05
    布局对所有开关稳压器都很重要,但对于高开关频率的稳压器尤为重要。为了实现高效率、良好的调节性能、良好的稳定性和低噪声,需要精心设计的 PCB 布局。设计 PCB 时请遵循以下准则:输入旁路电容将输入旁路电容 CIN 尽可能靠近 PVIN1 引脚、PVIN2 引脚和 PVINSYS 引脚将每个引脚单独布线至该电容的焊盘,以最小化功率输入之间的噪声耦合,而不是在器件处将三个引脚连接在一起可在 PVINSYS 引脚上使用单独的电容以获得最佳噪声性能高电流路径使高电流路径尽可能短。这些路径包括:CIN1、L1、L2、D1、D2、COUT1、COUT2 和 PGND 之间的连接它们与 ADP5071 的连接接地处理在电路板顶层将 AGND 和 PGND 分开。这种分离可避免 AGND 被开关噪声污染不要将 PGND 连接到顶层布局上的 EPAD通过过孔将 AGND 和 PGND 都连接到电路板地平面理想情况下,将 PGND 连接到电路板上输入和输出电容之间的某一点将其 EPAD 通过过孔单独连接到该接地层,并尽可能靠近 CVREF 和 CVREG 电容之间的位置连接 AGND其他关键准则使高电流走线尽可能短而宽,以最小化寄生电感(会导致尖峰和电磁干扰 EMI)避免在任何连接到 SW1 和 SW2 引脚的节点附近或电感 L1 和 L2 附近布置高阻抗走线,以防止辐射开关噪声注入将反馈电阻尽可能靠近 FB1 和 FB2 引脚放置,以防止高频开关噪声注入将上部反馈电阻 RFT1 和 RFT2 的顶端,或从 COUT1 和 COUT2 顶端到它们的走线尽可能靠近布置,以实现最佳输出电压检测将补偿元件尽可能靠近 COMP1 和 COMP2 放置。不要与反馈电阻共享到过孔地平面的过孔,以避免将高频噪声耦合到敏感的 COMP1 和 COMP2 引脚将 CVREF 和 CVREG 电容尽可能靠近 V...
  • 点击次数: 0
    2026-02-05
    ADP5071是一款双通道高性能DC-DC稳压器,可产生独立调节的正供电轨和负供电轨。2.85 V至15 V的输入电压范围支持各种应用。两个稳压器中的集成主开关可产生高达+39 V的可调正输出电压,以及低至输入电压以下−39 V的负输出电压。那么,它都具备哪些特征呢?• 宽输入电源电压范围:2.85 V至15 V• 产生调节良好的独立电阻可编程VPOS和VNEG输出• 升压调节器产生VPOS输出• 可调正输出至39 V• 集成2.0 A主开关• 可选单端初级电感转换器(SEPIC)配置用于自动升压/降压• 反相稳压器产生VNEG输出• 可调负输出至VIN − 39 V• 集成1.2 A主开关• 正输出和负输出均能真正关断• 1.2 MHz/2.4 MHz开关频率,可选外部频率同步范围为1.0 MHz至2.6 MHz• 电阻可编程软启动定时器• 压摆率控制,降低系统噪声• 各自独立的精确使能和灵活的启动序列控制支持对称启动、VPOS优先或VNEG优先• 错相工作• UVLO、OCP、OVP和TSD保护• 4 mm × 4 mm、20引脚LFCSP和20引脚TSSOP• 结温范围:-40°C至+125°C• ADIsimPower工具集支持因此常常被应用于保护功能双极放大器、ADC、DAC和多路复用器、电荷耦合器件(CCD)偏压电源、光学模块供应以及射频功率放大器(PA)偏置中。
  • 点击次数: 0
    2026-02-05
    LT3092 集成了多项保护功能,非常适合电池供电电路及其他应用。除正常的电路保护功能(如限流和热限流)外,LT3092 还能保护自身免受:反向输入电压反向输出电压反向 OUT 至 SET 引脚电压限流保护和热过载保护可防止 IC 在输出电流过载条件下受损。正常工作时,结温不要超过 125°C。热关断电路的典型温度阈值为 165°C,具有约 5°C 的迟滞。LT3092 的 IN 引脚可承受相对于 SET 和 OUT 引脚 ±40V 的电压。如果 OUT 大于 IN,反向电流流动小于 1 mA(通常低于 100 µA),保护 LT3092 和敏感负载。箝位二极管和 1 kΩ 限流电阻保护 LT3092 的 SET 引脚相对于 OUT 引脚电压。这些保护组件通常仅在瞬态过载条件下承载电流。这些器件的尺寸设计可处理 ±10V 差分电压和 ±15 mA 跨引脚电流,无需担心。
  • 点击次数: 0
    2026-02-05
    选择 RSET 和 ROUT在上图中,两个电阻 RSET 和 ROUT 共同决定输出电流的值。现在问题来了:虽然知道这两个电阻的比值,但每个电阻应该取什么值呢?首先选择 RSET。所选值应产生足够的电压,以最小化 SET 和 OUT 引脚之间失调引起的误差。一个合理的起始电平是 RSET 两端 200 mV 的电压(RSET 等于 20 kΩ)。由此产生的失调电压误差为百分之几。RSET 两端的电压越低,由失调引起的误差项就越大。从这一点出发,选择 ROUT 很容易,因为它是从 RSET 进行的直接计算。然而,需要注意的是,电阻误差也必须考虑在内。虽然 RSET 两端较大的电压降可以最小化失调引起的误差,但它们也会增加所需的工作裕量(headroom)。获得最佳温度系数并不需要使用昂贵的低 ppm 温度系数电阻。相反,由于 LT3092 的输出电流由 RSET 与 ROUT 的比值决定,这些电阻应具有匹配的温度特性。由相同材料制成的较便宜的电阻将提供匹配的温度系数。
  • 点击次数: 0
    2026-02-05
    将 LT3092 设置为两端电流源是一件简单的事情。来自 SET 引脚的 10 µA 参考电流与一个电阻配合使用,产生一个小电压,通常在 100 mV 至 1 V 范围内(200 mV 是一个有助于抑制失调电压、线性调整率和其他误差的电平,而不会过大)。然后将该电压施加到第二个电阻上,该电阻连接从 OUT 到第一个电阻。下图显示了连接方式和计算基本电流源配置的公式。使用 10 µA 电流源产生参考电压来设置输出电流时,进出 SET 引脚的泄漏路径可能会在参考电流和输出电流中产生误差。应使用高质量绝缘材料(例如 Teflon、Kel-F)。可能需要清洁所有绝缘表面以去除助焊剂和其他残留物。在高湿度环境中,可能需要表面涂层来提供防潮屏障。通过用保护环包围 SET 引脚和相关电路来最小化电路板泄漏,保护环的工作电位应接近其自身电位;将保护环连接到 OUT 引脚。需要保护电路板的两侧。体泄漏减少取决于保护环宽度。进出 SET 引脚及其相关电路的 10 nA 泄漏会产生 0.1% 的参考电流误差。这种幅度的泄漏,加上其他泄漏源,可能导致显著的失调电压和参考电流漂移,尤其是在可能的工作温度范围内。
热门分类
关于我们

───  公众号二维码  ───

兆亿微波商城微信公众号

兆亿微波商城www.rfz1.com是一个家一站式电子元器件采购平台,致力于为广大客户提供高质量、高性能的电子元器件产品。产品覆盖功放器件、射频开关、滤波器、混频器、功分器、耦合器、衰减器、电源芯片、电路板及射频电缆等多个领域,平台主营业务涵盖电子元器件现货销售、BOM配单及提供产品配套资料等,为客户提供一站式供应链采购服务。 

  • 品质 • 正品行货 购物无忧
  • 低价 • 普惠实价 帮您省钱
  • 速达 • 专业配送 按时按需
Copyright ©2020 - 2021 兆亿微波科技有限公司
X
1

QQ设置

    1
3

SKYPE 设置

4

阿里旺旺设置

5

电话号码管理

电话 电话 电话
010-62975458
    1
6

二维码管理

    1
返回顶部
展开