嗨,欢迎来到兆亿微波官方商城!
服务热线: 010-62975458  17600099251
购物车图片 购物车 ( )
全部商品分类

当收发器遇上外部本振,更强的射频性能get√

2020/12/11 15:27:10
浏览次数: 40

  【兆亿微波商城】:使用外部本振(LO)时对ADI公司 ADRV9009 收发器进行测量表明,当使用低噪声LO时,可显著改善相位噪声。从相位噪声贡献角度来分析收发器架构。通过一系列测量,残余或加性相位噪声被提取为在DAC输出编程的频率的函数。利用该噪声贡献以及LO和参考电压输入频率的相位噪声,可估计出发射输出的总相位噪声。将这些估计值与测得的结果进行比较。


  动机


  相位噪声是无线电设计中表征信号质量的重要指标之一。在架构定义阶段需要进行大量工作,确保以经济的方式满足相位噪声需求。


  通过分析ADRV9009收发器的测量结果,其噪声性能结果却决于所选架构,不同架构结果差异较大。使用内部LO功能时,相位噪声由IC内部的锁相环(PLL)和压控振荡器(VCO)决定。内部LO在设计上能满足大多数通信应用的需求。对于需要改进相位噪声的应用,将低相位噪声源作为外部LO时,可显著改进相位噪声。


  如图1所示,ADRV9009收发器在10 kHz至100 kHz频段相位噪声改善超过40 dB。以上测量的条件为:对于内部LO测量,LO频率设置为2.6 GHz, DAC输出为8 MHz。对于外部LO测量,Rohde & SchwarzSMA100B用作LO源。由于外部LO信号需要经过ADRV9009的内部分频器,因此为获得2.6 GHz的LO频率,信号源设置为5.2 GHz。使用Holzworth HA7402相位噪声分析仪进行相位噪声的测量。


  当收发器遇上外部本振,更强的射频性能get√


  图1. ADRV9009收发器相位噪声测量。使用内部LO时,相位噪声受到IC内部PLL/VCO的限制。如果使用低相位噪声外部LO,可显著改进相位噪声。


  ADRV9009收发器


  ADRV9009是ADI收发器产品线的新产品。收发器架构如图2所示。该芯片使用直接变频架构,将发射和接收双通道收发链路集成在单芯片中。其中包含正交校正、直流失调和LO泄漏校正等数字处理算法,这些算法保证了直接变频架构的性能。收发器提供了射频(RF)与数字之间转换的完整功能。支持高达6GHz的RF频率,JESD204B接口则为基于ASIC或FPGA的处理器提供高速数据接口。


  当收发器遇上外部本振,更强的射频性能get√


  图2. ADRV9009收发器功能框图。


  无线电与外部输入的参考频率同步。转换器时钟、LO和数字时钟的PLL均会与参考时钟锁相。通过外部LO的配置可以绕过内部LO PLL。LO路径的PLL或外部LO输入与混频器端口之间有一个分频器,用于生成直接变频架构所需的正交LO信号。转换器时钟和LO会直接影响相位噪声,在评估相位噪声贡献因素时我们会对此进行进一步讨论。


  检查相位噪声贡献因素


  发射的相位噪声由多个因素组成。图3阐明了使用直接变频波形发生器架构的简单功能框图以及主要相位噪声因素。


  当收发器遇上外部本振,更强的射频性能get√


  图3. 直接上变频功能框图和关联相位噪声贡献因素。


  在倍频器或分频器中,相位噪声的比例为20logN,其中N是输入输出频率比。


  这比例也适用于直接数字频率合成器(DDS),其中时钟噪声贡献与DDS输出频率的比例为20logN。


  要考虑的第二个方面是PLL中的相位噪声传递函数,注入PLL的基准频率将作为频率比例函数(类似于倍频器)按比例分配到输出,但会受环路带宽(BW)和所选的环路滤波器所形成的低通滤波器影响。


  将这些原则应用于收发器,可检查各种噪声因素的贡献。注入收发器的频率有两种,即LO频率和基准频率。LO频率直接影响相位噪声输出,但在用于创建混频器正交LO信号的内部分频器中减少了6 dB。基准频率贡献由几个因素决定。它用于在时钟PLL中创建DAC时钟。时钟输出上由于基准频率而产生的噪声将与PLL的噪声传递函数成比例。然后,这种噪声贡献再次与DAC时钟与DAC输出频率比成比例。这种效果可以简化为基准频率和DAC输出频率的比例,并受PLL BW低通传递函数影响。


  接下来,考虑收发器相位噪声贡献。在发射路径中,所有电路元件都会产生残余噪声,另一个噪声贡献是DAC输出的加性噪声,它随DAC输出频率而变化。这可以总结为两个残余相位噪声术语:频率相关噪声贡献和频率无关噪声贡献。频率相关噪声与DAC输出频率的比例为20logN。频率无关噪声是固定的,将作为收发器的相位噪底。


  为了提取IC残余噪声贡献作为频率相关贡献因素和频率无关贡献因素的函数进行了一系列相位噪声测量,如图4所示。


  当收发器遇上外部本振,更强的射频性能get√


  (a). The Reference Frequency and LO Frequency.


  当收发器遇上外部本振,更强的射频性能get√


  (b). The Transceiver Transmit Output Phase Noise.


  当收发器遇上外部本振,更强的射频性能get√


  (c). The Transceiver Residual Phase Noise.


  图4. 用于提取可变相位噪声贡献因素的相位噪声测量。


  用于相位噪声测量的测试设置如图5所示。对于收发器LO和基准频率输入,分别使用了Rohde & Schwarz SMA100B和100 A。Holzworth HA7402C用作相位噪声测试设置。对于绝对相位噪声测量,将收发器的发射输出注入测试设置。对于残余相位噪声测量,需要三个收发器,并且将额外的收发器作为测试设置中混频器的LO端口,可从测量中去除基准频率和LO频率的噪声贡献。


  当收发器遇上外部本振,更强的射频性能get√


  (a). Absolute Phase Noise Measurement.


  当收发器遇上外部本振,更强的射频性能get√


  (b). Residual Phase Noise Measurement.


  图5. 用于相位噪声测量的测试设置。


  通过评估图4的实测数据,从收发器IC中提取了频率相关和频率无关相位噪声贡献因素。估计值如图6所示。估计值来自于对实测数据的拟合结果以及在偏移频率大于1 MHz时对相位噪底应用的阈值设置。


  当收发器遇上外部本振,更强的射频性能get√


  图6. 收发器残余相位噪声贡献。这些曲线是从图4的实测数据中提取出来的。


  绝对相位噪声测量和预测


  如前所述通过评估不同相位噪声贡献,基于DAC输出频率以及用于参考和本振的振荡源,相位噪声可以通过计算预测。实测和预测结果如图7所示。


  当收发器遇上外部本振,更强的射频性能get√

  (a). DAC Ouput = 12.5 MHz.


  当收发器遇上外部本振,更强的射频性能get√


  (b). DAC Output = 25 MHz.


  当收发器遇上外部本振,更强的射频性能get√


  (c). DAC Output = 50 MHz.


  当收发器遇上外部本振,更强的射频性能get√


  (d). DAC Output = 100 MHz.


  图7. 外部LO的测量相位噪声与预测相位噪声的对比。对于2.6 GHz的收发器中心频率,LO设置为5.2GHz。DAC输出频率从12.5 MHz到100 MHz不等。结果是可预测的,并表明这种分析方法可以推广到额外的频率。


  贡献可通过下式计算:


  LO相位噪声贡献:使用了图4测得的LO相位噪声,并将其降低了6 dB,以对应收发器内部的分频器。


  参考相位噪声贡献:以图4的实测参考噪声作为起始点。收发器中的时钟PLL具有几百kHz的环路带宽,因此采用具有类似环路带宽的二阶低通滤波器来抑制参考噪声。然后将噪声按DAC输出频率与基准频率比的20log进行缩减。


  IC贡献:使用了图6的曲线。


  测量结果与预测结果非常接近,图表显示了哪些贡献因素控制不同的偏移频率。在低于5 kHz左右的偏移频率下,第一个LO占主导地位。在高于1 MHz左右的偏移频率下,IC残余噪声占主导地位。在10 kHz左右至500 kHz左右的中等偏移频率下,DAC输出频率成为一个因素。在较高的DAC输出频率下,IC频率相关噪声占主导地位。降低DAC输出频率时,IC贡献减至LO频率主导性能的那个点。


  外部LO考虑因素


  探索外部LO用法的设计有一些因素值得注意。有两点可能有所限制:


  使用内部分频器时,启动或切换外部LO时存在相位模糊。内部LO包含RF相位同步功能,这是外部LO尚不具备的。


  当外部LO跳频时,QEC算法存在一个建立时间,该时间可能在频率变化后的瞬间以杂散方式影响图像。


  这两项都导致了多通道系统跨越大于收发器瞬时带宽工作的复杂性。未来的收发器可能会克服这些限制,但在撰写本文之际,当ADRV9009与外部LO一起使用时,这些复杂性依然存在。


  尽管存在这些复杂性,仍有许多应用可以利用外部LO改进相位噪声。其中包括具有不太严格的动态跳频要求的任何单通道或低通道系统,或任何具有固定LO频率的多通道系统。


  如窄带相控阵这种特殊应用使用外部LO可以获得更好的相位噪声性能。在该应用中,使用收发器作为通用波形发生器和接收器是切实可行的,它可以支持各种工作频率,然后在实际运行或最终的LO实现中选择特定的频段。


  对于工作频带在收发器瞬时带宽内的相控阵系统,外部LO可以是单一频率,在这种情况下,使用外部LO结构来构建相控阵是一个非常实用的选择。在评估系统相位噪声时,可以选择一个噪声远远小于LO的参考频率信号。如果将一个公共LO分布到多个收发器,当系统中收发器数量增加时,来自IC的噪声贡献将降低,直到系统噪声主要来自于外部LO。该结论简化了系统工程噪声分析。由于噪声主要由公共LO控制,工程工作可以集中在中央LO设计的性能/价格权衡上。


  总结


  现在有一种方法是利用外部LO来预测ADRV9009收发器相位噪声。该方法允许利用DAC输出频率的函数方程来跟踪参考振荡器、LO源和收发器的贡献。测量结果与预测结果非常吻合,表明该方法也可用于分析使用其他参考源是收发器的性能。这种方法也很普遍,可以用于任何波形发生器的设计中。


  在努力创建低相位噪声LO源时,使用外部LO测得的相位噪声性能有明显的优势。我们的目的是在评估架构选项时为系统设计人员提供一系列选项。对于使用收发器外部LO输入的低相位噪声应用中,该描述为在各种条件下评估系统级相位噪声奠定了基础。


  在评估系统相位噪声时,可以选择噪声贡献远远小于LO的参考频率源。如果将一个公共LO分布到多个收发器,当系统中收发器数量增加时,来自IC的噪声贡献将降低,直到系统噪声主要来自于外部LO。该结论简化了系统工程噪声分析。由于噪声主要由公共LO控制,工程工作可以集中在中央LO设计的性能/价格权衡上。


  在努力创建低相位噪声LO源时,使用外部LO测得的相位噪声性能有明显的优势。我们的目的是在评估架构选项时为系统设计人员提供一系列选项。对于使用收发器外部LO输入的低相位噪声应用中,该描述为在各种条件下评估系统级相位噪声奠定了基础。


  ADRV9009


  ●双发射器


  ●双接收器


  ●双输入共享观察接收器


  ●最大接收器带宽:200 MHz


  ●最大可调谐发射器合成带宽:450 MHz


  ●最大观察接收器带宽:450 MHz


  ●全集成的小数 N 射频合成器


  ●全集成的时钟合成器


  ●适用于射频 LO 和基带时钟的多芯片相位同步


  ●JESD204B 数据路径接口


  ●调谐范围:75 MHz 至 6000 MHz


  (来源:亚德诺半导体)


在线留言询价
推荐阅读
  • 点击次数: 3
    2026-05-08
    LTC3129 采用超低噪声、1.2MHz PWM 开关架构,通过使用小型、薄型电感和陶瓷电容较大程度地减小了解决方案的尺寸。内置环路补偿和软启动简化了设计。如需在轻负载下实现高效率工作,可以选择自动突发工作模式,将静态电流降至仅 1.3μA。其使用可编程RUN功能从极弱的输入源进行操作如下所示:可编程RUN引脚的另一个应用是,它可以用于在极低电流源的打嗝模式下操作转换器。这允许从只能产生微安输出电流的电源进行操作,即使使用MPPC引脚,这些电源也太弱,无法维持正常的稳态操作。由于LTC3129在启用之前从VIN仅消耗1.9µA的典型电流,因此可以对RUN引脚进行编程,使IC保持禁用状态,直到VIN达到编程电压电平。通过这种方式,输入源可以对输入存储电容器进行涓流充电,即使它只能提供微安的电流,直到VIN达到RUN引脚分压器设置的导通阈值。然后,将使用输入电容器中存储的电荷启用转换器,直到VIN降至关闭阈值以下,此时转换器将关闭,该过程将重复。这种方法允许转换器使用室内照明从薄膜太阳能电池等弱源运行。虽然转换器将以突发方式运行,但为输出电容器充电足以为低占空比负载供电,如无线传感器应用,或为电池涓流充电。此外,请注意,输入电压将围绕分压器确定的固定电压循环(具有由运行滞后设置的小纹波)。这允许高阻抗源在编程的最佳电压下运行,以实现最大的功率传输。当使用高值分压电阻器(在MΩ范围内)来最小化VIN上的电流消耗时,可能需要在较低的分压电阻器上安装一个小的噪声滤波电容器,以防止噪声错误地使RUN比较器跳闸。电容值应最小化,以免在转换器关闭之前引入足够长的时间延迟,使输入电压显著降至所需的VIN阈值以下。请注意,较大的VIN去耦电容器值将通过在VIN上提供更多的保持时间来最小化这种影响。附图:LTC3129的引脚配置信息
  • 点击次数: 1
    2026-05-08
    LTC3129 是一款高效率、200mA 降压-升压型 DC/DC 转换器,具有 VIN 和 VOUT 宽电压范围。它具有精确的 RUN 引脚阈值,支持可预测调节器开启,并提供最大功率点控制(MPPC)能力,以确保从光伏板等非理想电源中获取最大功率。其PWM模式操作如下所示:如果PWM引脚为高,或者如果转换器上的负载电流足够高,可以命令PWM模式以PWM低运行,LTC3129将使用内部补偿的平均电流模式控制回路在固定的1.2MHz PWM模式下运行。PWM模式最大限度地减少了输出电压纹波,并产生了低噪声的开关频谱。专有的开关算法提供了操作模式之间的无缝转换,并消除了所有操作模式中平均电感器电流、电感器纹波电流和回路传递函数的不连续性。与传统的降压-升压转换器相比,这些优点提高了效率,改善了回路稳定性,降低了输出电压纹波。下图显示了LTC3129功率级的拓扑结构,该功率级由四个N沟道DMOS开关及其相关栅极驱动器组成。在PWM模式操作中,两个开关引脚在每个周期都会独立于输入和输出电压进行转换。响应于内部控制回路命令,内部脉宽调制器产生适当的开关占空比,以保持输出电压的调节。当从高输入电压降压到较低输出电压时,转换器在降压模式下运行,开关D在整个开关周期内保持导通,除了最小开关低持续时间(通常为90ns)。在开关低持续时间期间,开关C接通,这迫使SW2变低并对快速电容器CBST2充电。这确保了BST2上的开关D栅极驱动器电源轨得以保持。调整开关A和B的占空比,以保持降压模式下的输出电压调节。如果输入电压低于输出电压,则转换器以升压模式运行。除最小开关低持续时间(通常为90ns)外,开关A在整个开关周期内保持开启状态。在开关低持续时间期间,开关B被接通,这迫使SW1变低并对快速电容器CBST1充电。这确保了BST1上的开关A栅极驱动器电源轨得以保持。调整开关C和D的占空比,以在升...
  • 点击次数: 1
    2026-05-08
    LTC3129是一款1.3µa静态电流、单片、电流模式、降压-升压DC/DC转换器,可在1.92V至15V的宽输入电压范围内运行,并为负载提供高达200mA的电流。内部低RDS(ON)N沟道电源开关降低了解决方案的复杂性,并最大限度地提高了效率。专有的开关控制算法允许降压-升压转换器在输入电压高于、低于或等于输出电压的情况下保持输出电压调节。升压或降压操作模式之间的转换是无缝的,没有瞬态和亚谐波开关,使该产品成为噪声敏感应用的理想选择。LTC3129在1.2MHz的固定标称开关频率下运行,在小解决方案尺寸和高效率之间实现了理想的权衡。电流模式控制提供了固有的输入线电压抑制、简化的补偿和对负载瞬态的快速响应。LTC3129中还包括突发模式功能,用户可以通过PWM输入引脚进行选择。在突发模式操作中,LTC3129仅在需要维持电压调节时才操作转换器,从而在轻输出负载条件下提供卓越的效率。突发模式静态电流仅为1.3µa。在较高负载下,当选择突发模式操作时,LTC3129会自动切换到固定频率PWM模式。(请参阅不同输入和输出电压下的模式转换点的典型性能特征曲线。)如果应用需要极低的噪声,也可以通过PWM引脚选择连续PWM操作。还提供了MPPC(最大功率点控制)功能,当从各种非理想电源(如光伏电池)运行时,该功能允许将转换器的输入电压伺服到可编程点,以获得最大功率。LTC3129还具有精确的带滞后的RUN比较器阈值,允许降压-升压DC/DC转换器在用户选择的VIN电压阈值下打开和关闭。并且LTC3129具有宽电压范围、1.3µa突发模式电流和可编程RUN和MPPC引脚,非常适合许多不同的应用。附图:不同封装引脚配置信息
  • 点击次数: 3
    2026-05-08
    为了确保正常运行和最小化电磁干扰,在印刷电路板布局过程中必须小心。文末图片则显示了推荐的组件放置,包括迹线、接地平面和过孔位置。请注意,LT8620的VIN引脚、GND引脚和输入电容器中流过大的开关电流。通过将电容器放置在VIN和GND引脚附近,输入电容器形成的回路应尽可能小。当使用物理上较大的输入电容器时,产生的回路可能会变得太大,在这种情况下,最好使用靠近VIN和GND引脚的小外壳/值电容器,再加上更远的较大电容器。这些组件以及电感器和输出电容器应放置在电路板的同一侧,并且它们的连接应在该层上进行。在最靠近表层的层中的应用电路下方放置一个局部的、完整的接地平面。SW和BOOST节点应尽可能小。最后,保持FB和RT节点较小,以便接地迹线将它们与SW和BOOST节点屏蔽。封装底部的暴露焊盘必须焊接到地上,以便焊盘与地电连接,并在热上充当散热器。为了保持较低的热阻,尽可能地延伸接地平面,并在LT8620下方和附近添加热通孔,以在电路板内和底侧添加额外的接地平面。高温注意事项对于较高的环境温度,应注意PCB的布局,以确保LT8620的良好散热。封装底部的暴露焊盘必须焊接到接地平面。该接地应通过热通孔连接到下面的大铜层;这些层将分散LT8620散发的热量。放置额外的通孔可以进一步降低热阻。当环境温度接近最大结额定值时,应降低最大负载电流。LT8620内的功耗可以通过计算效率测量的总功率损耗并减去电感器损耗来估算。管芯温度是通过将LT8620功耗乘以从结到环境的热阻来计算的。如果超过安全结温,LT8620将停止切换并指示故障状态。
  • 点击次数: 1
    2026-05-08
    LT8620将容忍短路输出。在输出短路和断电条件下,有几个功能用于保护。首先,当输出低于设定值时,开关频率将被折叠,以保持电感器电流控制。其次,监测底部开关电流,这样如果电感器电流超过安全水平,顶部开关的切换将被延迟,直到电感器电流降至安全水平。频率折返行为取决于SYNC引脚的状态:如果SYNC引脚较低,当输出电压低于编程电平时,开关频率将减慢。如果SYNC引脚连接到时钟源或连接到高电平,LT8620将保持在编程频率,不会折返,只有在电感器电流超过安全水平时才会缓慢切换。在系统中还有另一种情况需要考虑,当LT8620的输入不存在时,输出将保持在高水平。这可能发生在电池充电应用或电池备份系统中,在这些系统中,电池或其他电源与LT8620的输出二极管或电阻连接。如果允许VIN引脚浮动,EN引脚保持高电平(无论是通过逻辑信号还是因为它与VIN相连,那么LT8620的内部电路将通过其SW引脚拉动其静态电流。如果系统在这种状态下可以容忍几mA,这是可以接受的。如果EN引脚接地,SW引脚电流将降至接近1μa。但是,如果VIN引脚接地而输出保持高电平,无论EN如何,LT8620内的寄生体二极管都可以通过SW引脚和VIN引脚从输出拉动电流。文末图片显示了VIN和EN/UV引脚的连接,这将允许LT8620仅在存在输入电压时运行。并且防止短路或反向输入。
热门分类
关于我们

───  公众号二维码  ───

兆亿微波商城微信公众号

兆亿微波商城www.rfz1.com是一个家一站式电子元器件采购平台,致力于为广大客户提供高质量、高性能的电子元器件产品。产品覆盖功放器件、射频开关、滤波器、混频器、功分器、耦合器、衰减器、电源芯片、电路板及射频电缆等多个领域,平台主营业务涵盖电子元器件现货销售、BOM配单及提供产品配套资料等,为客户提供一站式供应链采购服务。 

  • 品质 • 正品行货 购物无忧
  • 低价 • 普惠实价 帮您省钱
  • 速达 • 专业配送 按时按需
Copyright ©2020 - 2021 兆亿微波科技有限公司
X
1

QQ设置

    1
3

SKYPE 设置

4

阿里旺旺设置

5

电话号码管理

电话 电话 电话
010-62975458
    1
6

二维码管理

    1
返回顶部
展开