嗨,欢迎来到兆亿微波官方商城!
服务热线: 010-62975458  17600099251
购物车图片 购物车 ( )
全部商品分类

相干信号和非相干信号的功率分配器/合并器功率处理

2020/12/14 14:31:55
浏览次数: 40

  【兆亿微波商城】:功率分配器/组合器是一种无源设备,可以用于两种互惠功能:单个信号可以分为多个输出,或者在相反方向上,多个输入信号可以组合成单个输出。如果是N端口分离器,则输入信号将被分为N个输出端口。当用作N端口组合器时,N个输入将被组合为来自单个端口的输出信号。


  应用包括测试仪器,实验室和生产测试系统,功率放大器子系统以及许多类型的信号处理。最常见的功率分配器/组合器类型在N个端口之间具有相等的幅度和0?相位差,并且具有相同的阻抗。作为分离器,输??入至输出的损耗取决于N-例如,2个端口的3 dB损耗,4个端口的6 dB损耗,等等-加上内部电路的较小插入损耗。作为组合器,单端口输出是N端口输入的总和。信号处理所需的相移或幅度不相等通常是通过外部电路实现的,但功率分配器/组合器套件中可能包含一些常用配置。


  分离器/合并器的另一个功能是多个端口之间的隔离。该设备的内部电路用于消除从N个端口之一传递到任何其他端口的信号。为了实现良好的隔离并保持精确的功率分配,内部电路必须进行平衡,任何不平衡都将直接转移到负载电阻上,在该电阻上会耗散其能量。功率分配器/组合器处理不平衡状况的能力是正确实施的关键因素,因为负载电阻的额定值限制了功耗。


  本应用笔记的重点是演示合并N个输入信号如何影响器件的功率处理,尤其是与非相干信号一起使用时。


  了解信号的连贯性


  使用各种定义来解释输入信号的相位相干性。可能最简单的是相干性是指两个信号具有相同的频率并保持恒定的相位偏移。换句话说,两个信号之间的相对相位Δφ(图1和2)随时间保持恒定。相反,如果两个信号之间的相位不恒定,则认为它们是非相干的,如图3所示。


  相干信号和非相干信号的功率分配器/合并器功率处理相干信号和非相干信号的功率分配器/合并器功率处理


相干信号和非相干信号的功率分配器/合并器功率处理

考虑一个2路功率分配器。源是一个信号,它被分成两个输出信号,每个输出信号的原始功率只有一半(-3 dB)。输出之间没有相位差,因为它们来自相同的输入信号。因此,输出是连贯的。如果我们在一条信号路径(例如传输线的一部分)中引入时间延迟,则将存在相位差,但它将保持恒定,因此信号仍然是相干的。利用这些相干信号,信号路径得以平衡,并且负载电阻几乎不消耗功率。


  在另一个方向上(作为功率合成器),如果两个输入相干且幅度相同,则该设备将处于平衡状态,并且负载电阻中将没有电源。但是,如果输入信号存在任何差异(非相干),则系统将不平衡,从而导致功率被发送到负载电阻器。由于非相干组合而产生的功耗不得超过负载电阻的额定值。


  通常,非相干信号在幅度,相位和/或频率上具有差异,这将导致耗散大量不平衡功率。耗散功率的范围可以从少量到总输入功率。


  小型电路对非相干信号的定义


  功率组合器表现出插入损耗,该损耗根据正在组合的信号的幅度和相位关系而变化。在我们的许多分离器/组合器中,当我们指定功率额定值作为组合器时,在脚注上我们声明“作为非相干信号的组合器,每个端口的最大功率为XX瓦额定功率除以端口数。” 换句话说,功率组合的功率处理能力受到内部电阻器的功率处理的限制。每个组合信号的输入功率不能超过XX-W / N(其中N是端口数)。例如,如果我们有一个2路功率分配器,其额定内部功耗为0.8W,则每个端口的最大功率为0.8W / 2,即每个端口为0.4W。如果两个输入信号的幅度相等且同相(如图4所示),则插入损耗为零,因此额定功率与分路器的额定功率相同,除以N端口。因此,如果信号的频率和幅度完全相干,则额定功率为10瓦的2路分配器可以处理5瓦的两个信号。


  如果两个信号的频率不同,则插入损耗将等于理论插入损耗。换句话说,如果要添加两个具有不同RF频率的信号,则每个信号将以3 dB的损耗出现在S端口。内部电阻吸收每个信号的3 dB功率损耗。


  但是,如果信号异相180°(如图5所示),则插入损耗是无限的。在这种情况下,输出端将没有功率,而总功率将由电阻器耗散。

相干信号和非相干信号的功率分配器/合并器功率处理相干信号和非相干信号的功率分配器/合并器功率处理


在线留言询价
推荐阅读
  • 点击次数: 0
    2026-03-24
    主 CPUCC1310 SimpleLink 无线 MCU 内置 ARM Cortex-M3 (CM3) 32 位处理器,负责运行应用程序及协议栈的高层部分。CM3 处理器提供了一个高性能、低成本的平台,满足系统对内存实现和低功耗的需求,同时提供卓越的运算性能和对中断的出色响应能力。CM3 的特性包括:为小尺寸嵌入式应用优化的 32 位 ARM Cortex-M3 架构出色的处理能力结合快速中断处理ARM Thumb®-2 混合 16/32 位指令集,在通常与 8/16 位器件相关的紧凑内存空间(几 KB)内,实现 32 位 ARM 核预期的高性能:单周期乘法指令和硬件除法原子位操作(位带),最大化内存利用率并简化外设控制非对齐数据访问,使数据能高效打包进内存快速代码执行允许降低处理器时钟频率或延长睡眠模式时间哈佛架构,具有独立的指令总线和数据总线高效的处理器核心、系统和内存面向数字信号处理的硬件除法和快速乘累加单元用于信号处理的饱和算术运算确定性、高性能的中断处理,适用于时间关键型应用增强的系统调试功能,支持广泛的断点和跟踪能力串行线跟踪减少调试和追踪所需的引脚数量可从 ARM™ 处理器家族迁移,以获得更好的性能和能效针对单周期闪存内存使用优化集成睡眠模式,实现超低功耗每 MHz 提供 1.25 DMIPSRF 核心RF 核心是一个高度灵活且功能强大的无线电系统,它接口模拟 RF 和基带电路,处理来自系统侧的数据并向其发送数据,并按给定包结构组装信息比特。RF 核心可自主处理无线电协议中的时间关键部分,从而减轻主 CPU 负担,为用户应用留出更多资源。RF 核心提供高级、基于命令的 API 供主 CPU 调用。RF 核心支持多种调制格式、频段和加速器功能,包括:广泛的数据速率范围:从 625 bps(提供长距离和高鲁棒性)到高达 4 Mbps广泛的调制格式:多级...
  • 点击次数: 1
    2026-03-24
    为简化系统设计,TPA3255 电子元器件除典型的 51V 功率级电源外,仅需一个 12V 电源。内部电压调节器可为数字电路和低压模拟电路(AVDD 和 DVDD)提供合适的电压电平。此外,所有需要浮动电源的电路——即高侧栅极驱动——均由内置自举电路支持,每个半桥仅需一个外部电容。音频信号路径(包括栅极驱动和输出级)被设计为两个相同且独立的半桥结构。因此,每个半桥拥有独立的自举引脚(BST_X)。功率级电源引脚(PVDD_X)与栅极驱动电源引脚(GVDD_X)在每座全桥上相互分离。尽管两者可从同一 12V 电源供电,但建议通过印刷电路板(PCB)上的 RC 滤波器分别连接至 GVDD_AB、GVDD_CD、VD 和 VDD。这些 RC 滤波器可提供推荐的高频隔离。应特别注意将去耦电容器尽可能靠近其对应引脚放置。通常,从电源引脚经过去耦电容到器件引脚的物理回路必须尽可能短,并尽量减少面积,以最小化电感。为确保自举电路正常工作,必须在每个自举引脚(BST_X)与功率级输出引脚(OUT_X)之间连接一个小陶瓷电容。当功率级输出为低电平时,自举电容通过内部二极管由栅极驱动电源引脚(GVDD_X)充电;当功率级输出为高电平时,自举电容电位被抬升至高于输出电位,从而为高侧栅极驱动器提供合适的电压。建议使用 33nF 陶瓷电容(尺寸 0603 或 0805)作为自举电容。即使在最小 PWM 占空比下,这些 33nF 电容也能储存足够能量,确保高侧功率场效应管(LDMOS)在 PWM 周期剩余时间内保持完全导通。需特别关注功率级电源部分:包括元器件选型、PCB 布局与布线。如前所述,每座全桥均配备独立的功率级电源引脚(PVDD_X)。为实现最佳电气性能、电磁兼容性(EMI)合规性及系统可靠性,强烈建议每个 PVDD_X 节点就近并联一个 1μF 陶瓷去耦电容。推荐遵循 PCB 布局中的 T...
  • 点击次数: 2
    2026-03-24
    AD633 电子元器件评估板使用户能够轻松控制 AD633,从而进行简单的 bench-top 实验。其内置的灵活性允许便捷配置,以适应其他工作模式。下图是 AD633 评估板的照片。任何能够提供 ±10 mA 或更大电流的双极性电源均可用于执行预期测试,此外还可根据用户需求连接任意测试设备。参考下图的原理图,乘法器的输入为差分且直流耦合。三个位置滑动开关增强了灵活性,使乘法器输入可连接至有源信号源、接地,或直接连接至器件引脚以进行直接测量(如偏置电流)。输入可以单端或差分方式连接,但必须提供通往地的直流通路以支持偏置电流。若某输入源的阻抗非零,则需在相反极性输入端接入等值阻抗,以避免引入额外的失调电压。AD633-EVALZ 可通过开关 S1 配置为乘法器或除法器模式。图1 至图4分别展示了信号、电源和地平面的布线 artwork;图 5 显示了元件面和电路面的丝印层;图 6 展示了组装后的实物。图1-图4图5图6
  • 点击次数: 2
    2026-03-24
    以下是子类 1 高速串行链路建立过程的简要概述。步骤 1 — 码组同步每个接收器必须在其输入数据流中定位 /K/(K28.5)字符。当所有链路上检测到连续四个 /K/ 字符后,接收器块会向发射器块断言 SYNCOUTx± 信号,该信号在接收器的 LMFC 边沿处触发。发射器捕获 SYNCOUTx± 信号的变化,并在未来的发射器 LMFC 上升沿启动 ILAS(初始链路对齐序列)。步骤 2 — 初始链路对齐序列此阶段的主要目的是对齐链路的所有通道,并验证链路参数。在链路建立之前,需为每个链路参数指定值,以告知接收设备如何向接收块发送数据。ILAS 由四个或更多多帧组成。每个多帧的最后一个字符是多帧对齐字符 /A/。第一、第三和第四多帧填充预定义的数据值。JESD204B 规范文档第 8.2 节描述了 ILAS 期间预期的数据 ramp。解帧器使用每个 /A/ 的最终位置来对齐其内部的 LMFC。第二个多帧包含一个 /R/(K28.0)、/Q/(K28.4),以及对应于链路参数的数据。如有需要,接收器可添加额外的多帧至 ILAS。默认情况下,AD9173 在 ILAS 中使用四个多帧(可通过寄存器 0x478 修改)。若使用子类 1,则必须恰好使用四个多帧。在最后一个 ILAS 的 /A/ 字符之后,多帧数据开始流式传输。此时,接收器调整 /A/ 字符的位置,使其与自身内部 LMFC 对齐。步骤 3 — 数据流传输在此阶段,数据从发射器块流向接收器块。可选地,数据可进行扰码。扰码仅在 ILAS 后的第一个八位组才开始生效。接收器块处理并监控所接收数据中的错误,包括以下内容:不良运行 disparity(8b/10b 错误)不在表中(8b/10b 错误)意外控制字符错误 ILAS通道间偏斜误差(通过字符替换检测)若存在任何上述错误,将通过以下方式之一报告给发射...
  • 点击次数: 1
    2026-03-24
    AD9173 是一款 16 位双通道射频数模转换器(DAC)电子元器件,配备高速 JESD204B SERDES 接口,符合子类 0 和子类 1 操作规范。通过AD9173功能图可以看出:每个 DAC 核心包含三个可独立旁路的通道化器,支持每通道最高 1.54 GSPS 的复数据速率输入。八个高速串行链路以每通道最高 15.4 Gbps 的速率向通道数据路径传输数据。JESD204B 接口支持单链路和双链路工作模式,具体取决于所选模式配置。与 LVDS 或 CMOS 接口相比,SERDES 接口简化了引脚数量、电路板布局及器件输入时钟要求。上图:AD9173功能图输入数据的时钟源自 DAC 时钟或由设备时钟(根据 JESD204B 规范)提供。该设备时钟可由片上 PLL 生成的 DAC 参考时钟驱动,也可使用高保真度外部 DAC 采样时钟。器件可配置为每链路 1、2、3、4 或 8 线模式,具体取决于所需输入数据速率。AD9173 的数字数据路径为通道数据路径和主数据路径均提供可选的 (1×) 插值模式。此外,根据所选模式,通道数据路径还支持 2×、3×、4×、6× 和 8× 插值选项;主数据路径则支持 2×、4×、6×、8× 和 12× 插值选项。对于每个通道数字数据路径(当未使用 1× 通道插值时),均提供可编程增益级和 NCO 模块。NCO 模块具备 48 位模数 NCO 振荡器,可实现近乎无限精度的数字频率偏移信号处理。NCO 可在纯 NCO 模式下独立运行,通过 SPI 接口输入可编程直流值,或通过 SERDES 接口与数字数据路径结合数字数据进行控制。在三个通道化数据路径末端,一个求和节点将三路通道数据路径合并,最高可达 1.54 GSPS,随...
热门分类
关于我们

───  公众号二维码  ───

兆亿微波商城微信公众号

兆亿微波商城www.rfz1.com是一个家一站式电子元器件采购平台,致力于为广大客户提供高质量、高性能的电子元器件产品。产品覆盖功放器件、射频开关、滤波器、混频器、功分器、耦合器、衰减器、电源芯片、电路板及射频电缆等多个领域,平台主营业务涵盖电子元器件现货销售、BOM配单及提供产品配套资料等,为客户提供一站式供应链采购服务。 

  • 品质 • 正品行货 购物无忧
  • 低价 • 普惠实价 帮您省钱
  • 速达 • 专业配送 按时按需
Copyright ©2020 - 2021 兆亿微波科技有限公司
X
1

QQ设置

    1
3

SKYPE 设置

4

阿里旺旺设置

5

电话号码管理

电话 电话 电话
010-62975458
    1
6

二维码管理

    1
返回顶部
展开