AHC138解码器/解复用器专为需要极短传播延迟时间的高性能存储器解码和数据路由应用而设计。在高性能存储器系统中,这些解码器可以用于最小化系统解码的影响。当与利用快速使能电路的高速存储器一起使用时,这些解码器的延迟时间和存储器的使能时间通常小于存储器的典型存取时间。这意味着解码器引入的有效系统延迟可以忽略不计。
二进制选择输入端和三个使能输入端的条件选择八条输出线中的一条。两个有源低电平和一个有源高电平使能输入在扩展时减少了对外部栅极或反相器的需求。24线解码器可以在没有外部反相器的情况下实现,而32线解码器只需要一个反相器。使能输入可以用作解复用应用的数据输入。