TSB41AB1PAP提供了在基于电缆的IEEE 1394网络中实现单端口节点所需的数字和模拟收发器功能。电缆端口包含一个差分线路收发器。收发信机包括根据需要监视线路状况的电路,用于确定连接状态、初始化和仲裁以及分组接收和传输。TSB41AB1PAP设计用于与链路层控制器(LLC)接口。
TSB41AB1PAP仅需要外部24.576MHz晶体作为参考。可以提供外部时钟代替晶体。内部振荡器驱动内部锁相环(PLL),该锁相环产生所需的393.216-MHz参考信号。该参考信号被内部划分以提供用于控制出站编码选通和数据信息的传输的时钟信号。49.152MHz时钟信号提供给相关LLC,用于两个芯片的同步,并用于接收数据的再同步。当通过将PD端子设为高电平而启用掉电(PD)功能时,将停止PLL的操作。TSB41AB1PAP支持其自身及其LLC之间的可选隔离屏障。
当ISO输入端子设为高时,LLC接口输出正常工作。当ISO端子连接为低电平时,启用内部微分逻辑,并驱动输出,使其可以通过IEEE Std 1394-1995附录J和IEEE 1394a-2000中所述的电容或变压器隔离屏障耦合(以下称为附录J型隔离)。要使用TI总线保持器隔离操作,PHY上的ISO端子必须高。